Add qemu 2.4.0
[kvmfornfv.git] / qemu / roms / u-boot / arch / blackfin / include / asm / mach-bf506 / portmux.h
1 /*
2  * Copyright 2008-2010 Analog Devices Inc.
3  *
4  * Licensed under the GPL-2 or later
5  */
6
7 #ifndef _MACH_PORTMUX_H_
8 #define _MACH_PORTMUX_H_
9
10 #define MAX_RESOURCES   MAX_BLACKFIN_GPIOS
11
12 /* PPI Port Mux */
13 #define P_PPI0_D0       (P_DEFINED | P_IDENT(GPIO_PF15) | P_FUNCT(2))
14 #define P_PPI0_D1       (P_DEFINED | P_IDENT(GPIO_PF14) | P_FUNCT(2))
15 #define P_PPI0_D2       (P_DEFINED | P_IDENT(GPIO_PF13) | P_FUNCT(2))
16 #define P_PPI0_D3       (P_DEFINED | P_IDENT(GPIO_PF12) | P_FUNCT(2))
17 #define P_PPI0_D4       (P_DEFINED | P_IDENT(GPIO_PF11) | P_FUNCT(2))
18 #define P_PPI0_D5       (P_DEFINED | P_IDENT(GPIO_PF10) | P_FUNCT(2))
19 #define P_PPI0_D6       (P_DEFINED | P_IDENT(GPIO_PF9) | P_FUNCT(2))
20 #define P_PPI0_D7       (P_DEFINED | P_IDENT(GPIO_PF8) | P_FUNCT(2))
21 #define P_PPI0_D8       (P_DEFINED | P_IDENT(GPIO_PF2) | P_FUNCT(2))
22 #define P_PPI0_D9       (P_DEFINED | P_IDENT(GPIO_PF3) | P_FUNCT(2))
23 #define P_PPI0_D10      (P_DEFINED | P_IDENT(GPIO_PF4) | P_FUNCT(2))
24 #define P_PPI0_D11      (P_DEFINED | P_IDENT(GPIO_PF5) | P_FUNCT(2))
25 #define P_PPI0_D12      (P_DEFINED | P_IDENT(GPIO_PF6) | P_FUNCT(2))
26 #define P_PPI0_D13      (P_DEFINED | P_IDENT(GPIO_PF7) | P_FUNCT(2))
27 #define P_PPI0_D14      (P_DEFINED | P_IDENT(GPIO_PG13) | P_FUNCT(2))
28 #define P_PPI0_D15      (P_DEFINED | P_IDENT(GPIO_PG12) | P_FUNCT(2))
29
30 #define P_PPI0_CLK      (P_DEFINED | P_IDENT(GPIO_PG0) | P_FUNCT(1))
31 #define P_PPI0_FS1      (P_DEFINED | P_IDENT(GPIO_PG14) | P_FUNCT(2))
32 #define P_PPI0_FS2      (P_DEFINED | P_IDENT(GPIO_PG15) | P_FUNCT(2))
33 #define P_PPI0_FS3      (P_DEFINED | P_IDENT(GPIO_PG1) | P_FUNCT(1))
34
35 /* SPI Port Mux */
36 #define P_SPI0_SCK      (P_DEFINED | P_IDENT(GPIO_PF10) | P_FUNCT(0))
37 #define P_SPI0_MISO     (P_DEFINED | P_IDENT(GPIO_PF11) | P_FUNCT(0))
38 #define P_SPI0_MOSI     (P_DEFINED | P_IDENT(GPIO_PF12) | P_FUNCT(0))
39
40 #define P_SPI0_SSEL1    (P_DEFINED | P_IDENT(GPIO_PF13) | P_FUNCT(0))
41 #define P_SPI0_SSEL2    (P_DEFINED | P_IDENT(GPIO_PF14) | P_FUNCT(0))
42 #define P_SPI0_SSEL3    (P_DEFINED | P_IDENT(GPIO_PF15) | P_FUNCT(0))
43
44 #define P_SPI1_SCK      (P_DEFINED | P_IDENT(GPIO_PG3) | P_FUNCT(0))
45 #define P_SPI1_MISO     (P_DEFINED | P_IDENT(GPIO_PG5) | P_FUNCT(0))
46 #define P_SPI1_MOSI     (P_DEFINED | P_IDENT(GPIO_PG4) | P_FUNCT(0))
47
48 #define P_SPI1_SSEL1    (P_DEFINED | P_IDENT(GPIO_PG2) | P_FUNCT(0))
49 #define P_SPI1_SSEL2    (P_DEFINED | P_IDENT(GPIO_PG1) | P_FUNCT(0))
50 #define P_SPI1_SSEL3    (P_DEFINED | P_IDENT(GPIO_PG0) | P_FUNCT(0))
51
52 #define GPIO_DEFAULT_BOOT_SPI_CS GPIO_PF13
53 #define P_DEFAULT_BOOT_SPI_CS P_SPI0_SSEL1
54
55 /* SPORT Port Mux */
56 #define P_SPORT0_DRPRI  (P_DEFINED | P_IDENT(GPIO_PF5) | P_FUNCT(0))
57 #define P_SPORT0_RSCLK  (P_DEFINED | P_IDENT(GPIO_PF1) | P_FUNCT(0))
58 #define P_SPORT0_RFS    (P_DEFINED | P_IDENT(GPIO_PF4) | P_FUNCT(0))
59 #define P_SPORT0_TFS    (P_DEFINED | P_IDENT(GPIO_PF3) | P_FUNCT(0))
60 #define P_SPORT0_DTPRI  (P_DEFINED | P_IDENT(GPIO_PF2) | P_FUNCT(0))
61 #define P_SPORT0_TSCLK  (P_DEFINED | P_IDENT(GPIO_PF0) | P_FUNCT(0))
62 #define P_SPORT0_DTSEC  (P_DEFINED | P_IDENT(GPIO_PF8) | P_FUNCT(1))
63 #define P_SPORT0_DRSEC  (P_DEFINED | P_IDENT(GPIO_PF9) | P_FUNCT(1))
64
65 #define P_SPORT1_DRPRI  (P_DEFINED | P_IDENT(GPIO_PG9) | P_FUNCT(0))
66 #define P_SPORT1_RFS    (P_DEFINED | P_IDENT(GPIO_PG10) | P_FUNCT(0))
67 #define P_SPORT1_RSCLK  (P_DEFINED | P_IDENT(GPIO_PG11) | P_FUNCT(0))
68 #define P_SPORT1_DTPRI  (P_DEFINED | P_IDENT(GPIO_PH0) | P_FUNCT(1))
69 #define P_SPORT1_TFS    (P_DEFINED | P_IDENT(GPIO_PH1) | P_FUNCT(1))
70 #define P_SPORT1_TSCLK  (P_DEFINED | P_IDENT(GPIO_PH2) | P_FUNCT(1))
71 #define P_SPORT1_DTSEC  (P_DEFINED | P_IDENT(GPIO_PG3) | P_FUNCT(1))
72 #define P_SPORT1_DRSEC  (P_DEFINED | P_IDENT(GPIO_PG8) | P_FUNCT(0))
73
74 /* UART Port Mux */
75 #ifdef CONFIG_BF506_UART0_PORTF
76 #define P_UART0_TX      (P_DEFINED | P_IDENT(GPIO_PF1) | P_FUNCT(1))
77 #define P_UART0_RX      (P_DEFINED | P_IDENT(GPIO_PF0) | P_FUNCT(1))
78 #else
79 #define P_UART0_TX      (P_DEFINED | P_IDENT(GPIO_PG13) | P_FUNCT(0))
80 #define P_UART0_RX      (P_DEFINED | P_IDENT(GPIO_PG12) | P_FUNCT(0))
81 #endif
82 #define P_UART0_RTS     (P_DEFINED | P_IDENT(GPIO_PG14) | P_FUNCT(0))
83 #define P_UART0_CTS     (P_DEFINED | P_IDENT(GPIO_PG15) | P_FUNCT(0))
84
85 #ifdef CONFIG_BF506_UART1_PORTG
86 #define P_UART1_TX      (P_DEFINED | P_IDENT(GPIO_PG3) | P_FUNCT(0))
87 #define P_UART1_RX      (P_DEFINED | P_IDENT(GPIO_PG0) | P_FUNCT(0))
88 #else
89 #define P_UART1_TX      (P_DEFINED | P_IDENT(GPIO_PF6) | P_FUNCT(0))
90 #define P_UART1_RX      (P_DEFINED | P_IDENT(GPIO_PF7) | P_FUNCT(0))
91 #endif
92 #define P_UART1_RTS     (P_DEFINED | P_IDENT(GPIO_PF8) | P_FUNCT(0))
93 #define P_UART1_CTS     (P_DEFINED | P_IDENT(GPIO_PF9) | P_FUNCT(0))
94
95 /* Timer */
96 #define P_TMRCLK        (P_DEFINED | P_IDENT(GPIO_PG0) | P_FUNCT(1))
97 #define P_TMR0          (P_DEFINED | P_IDENT(GPIO_PG14) | P_FUNCT(2))
98 #define P_TMR1          (P_DEFINED | P_IDENT(GPIO_PG15) | P_FUNCT(2))
99 #define P_TMR2          (P_DEFINED | P_IDENT(GPIO_PF10) | P_FUNCT(1))
100 #define P_TMR3          (P_DEFINED | P_IDENT(GPIO_PF13) | P_FUNCT(1))
101 #define P_TMR4          (P_DEFINED | P_IDENT(GPIO_PG2) | P_FUNCT(1))
102 #define P_TMR5          (P_DEFINED | P_IDENT(GPIO_PF1) | P_FUNCT(2))
103 #define P_TMR6          (P_DEFINED | P_IDENT(GPIO_PF0) | P_FUNCT(2))
104 #define P_TMR7          (P_DEFINED | P_IDENT(GPIO_PG5) | P_FUNCT(1))
105
106 /* CAN */
107 #define P_CAN_TX        (P_DEFINED | P_IDENT(GPIO_PG2) | P_FUNCT(2))
108 #define P_CAN_RX        (P_DEFINED | P_IDENT(GPIO_PG1) | P_FUNCT(2))
109
110 /* PWM */
111 #define P_PWM0_AH       (P_DEFINED | P_IDENT(GPIO_PF14) | P_FUNCT(1))
112 #define P_PWM0_AL       (P_DEFINED | P_IDENT(GPIO_PF15) | P_FUNCT(1))
113 #define P_PWM0_BH       (P_DEFINED | P_IDENT(GPIO_PF2) | P_FUNCT(1))
114 #define P_PWM0_BL       (P_DEFINED | P_IDENT(GPIO_PF3) | P_FUNCT(1))
115 #define P_PWM0_CH       (P_DEFINED | P_IDENT(GPIO_PF4) | P_FUNCT(1))
116 #define P_PWM0_CL       (P_DEFINED | P_IDENT(GPIO_PF5) | P_FUNCT(1))
117 #define P_PWM0_SYNC     (P_DEFINED | P_IDENT(GPIO_PF7) | P_FUNCT(1))
118 #define P_PWM0_TRIP     (P_DEFINED | P_IDENT(GPIO_PF6) | P_FUNCT(1))
119
120 #define P_PWM1_AH       (P_DEFINED | P_IDENT(GPIO_PG6) | P_FUNCT(2))
121 #define P_PWM1_AL       (P_DEFINED | P_IDENT(GPIO_PG7) | P_FUNCT(2))
122 #define P_PWM1_BH       (P_DEFINED | P_IDENT(GPIO_PG8) | P_FUNCT(2))
123 #define P_PWM1_BL       (P_DEFINED | P_IDENT(GPIO_PG9) | P_FUNCT(2))
124 #define P_PWM1_CH       (P_DEFINED | P_IDENT(GPIO_PG10) | P_FUNCT(2))
125 #define P_PWM1_CL       (P_DEFINED | P_IDENT(GPIO_PG11) | P_FUNCT(2))
126 #define P_PWM1_SYNC     (P_DEFINED | P_IDENT(GPIO_PG4) | P_FUNCT(2))
127 #define P_PWM1_TRIP     (P_DEFINED | P_IDENT(GPIO_PG5) | P_FUNCT(2))
128
129 /* RSI */
130 #define P_RSI_DATA0     (P_DEFINED | P_IDENT(GPIO_PG9) | P_FUNCT(1))
131 #define P_RSI_DATA1     (P_DEFINED | P_IDENT(GPIO_PG8) | P_FUNCT(1))
132 #define P_RSI_DATA2     (P_DEFINED | P_IDENT(GPIO_PG7) | P_FUNCT(1))
133 #define P_RSI_DATA3     (P_DEFINED | P_IDENT(GPIO_PG6) | P_FUNCT(1))
134 #define P_RSI_DATA4     (P_DEFINED | P_IDENT(GPIO_PG12) | P_FUNCT(1))
135 #define P_RSI_DATA5     (P_DEFINED | P_IDENT(GPIO_PG13) | P_FUNCT(1))
136 #define P_RSI_DATA6     (P_DEFINED | P_IDENT(GPIO_PG14) | P_FUNCT(1))
137 #define P_RSI_DATA7     (P_DEFINED | P_IDENT(GPIO_PG15) | P_FUNCT(1))
138 #define P_RSI_CMD       (P_DEFINED | P_IDENT(GPIO_PG10) | P_FUNCT(1))
139 #define P_RSI_CLK       (P_DEFINED | P_IDENT(GPIO_PG11) | P_FUNCT(1))
140
141 /* ACM */
142 #define P_ACM_SE_DIFF   (P_DEFINED | P_IDENT(GPIO_PG6) | P_FUNCT(0))
143 #define P_ACM_RANGE     (P_DEFINED | P_IDENT(GPIO_PG7) | P_FUNCT(0))
144 #define P_ACM_A0        (P_DEFINED | P_IDENT(GPIO_PH2) | P_FUNCT(0))
145 #define P_ACM_A1        (P_DEFINED | P_IDENT(GPIO_PH1) | P_FUNCT(0))
146 #define P_ACM_A2        (P_DEFINED | P_IDENT(GPIO_PH0) | P_FUNCT(0))
147
148 #endif                          /* _MACH_PORTMUX_H_ */