Add qemu 2.4.0
[kvmfornfv.git] / qemu / hw / pci-host / prep.c
1 /*
2  * QEMU PREP PCI host
3  *
4  * Copyright (c) 2006 Fabrice Bellard
5  * Copyright (c) 2011-2013 Andreas Färber
6  *
7  * Permission is hereby granted, free of charge, to any person obtaining a copy
8  * of this software and associated documentation files (the "Software"), to deal
9  * in the Software without restriction, including without limitation the rights
10  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
11  * copies of the Software, and to permit persons to whom the Software is
12  * furnished to do so, subject to the following conditions:
13  *
14  * The above copyright notice and this permission notice shall be included in
15  * all copies or substantial portions of the Software.
16  *
17  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
18  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
19  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
20  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
21  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
22  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
23  * THE SOFTWARE.
24  */
25
26 #include "hw/hw.h"
27 #include "hw/pci/pci.h"
28 #include "hw/pci/pci_bus.h"
29 #include "hw/pci/pci_host.h"
30 #include "hw/i386/pc.h"
31 #include "hw/loader.h"
32 #include "exec/address-spaces.h"
33 #include "elf.h"
34
35 #define TYPE_RAVEN_PCI_DEVICE "raven"
36 #define TYPE_RAVEN_PCI_HOST_BRIDGE "raven-pcihost"
37
38 #define RAVEN_PCI_DEVICE(obj) \
39     OBJECT_CHECK(RavenPCIState, (obj), TYPE_RAVEN_PCI_DEVICE)
40
41 typedef struct RavenPCIState {
42     PCIDevice dev;
43
44     uint32_t elf_machine;
45     char *bios_name;
46     MemoryRegion bios;
47 } RavenPCIState;
48
49 #define RAVEN_PCI_HOST_BRIDGE(obj) \
50     OBJECT_CHECK(PREPPCIState, (obj), TYPE_RAVEN_PCI_HOST_BRIDGE)
51
52 typedef struct PRePPCIState {
53     PCIHostState parent_obj;
54
55     qemu_irq irq[PCI_NUM_PINS];
56     PCIBus pci_bus;
57     AddressSpace pci_io_as;
58     MemoryRegion pci_io;
59     MemoryRegion pci_io_non_contiguous;
60     MemoryRegion pci_memory;
61     MemoryRegion pci_intack;
62     MemoryRegion bm;
63     MemoryRegion bm_ram_alias;
64     MemoryRegion bm_pci_memory_alias;
65     AddressSpace bm_as;
66     RavenPCIState pci_dev;
67
68     int contiguous_map;
69 } PREPPCIState;
70
71 #define BIOS_SIZE (1024 * 1024)
72
73 static inline uint32_t raven_pci_io_config(hwaddr addr)
74 {
75     int i;
76
77     for (i = 0; i < 11; i++) {
78         if ((addr & (1 << (11 + i))) != 0) {
79             break;
80         }
81     }
82     return (addr & 0x7ff) |  (i << 11);
83 }
84
85 static void raven_pci_io_write(void *opaque, hwaddr addr,
86                                uint64_t val, unsigned int size)
87 {
88     PREPPCIState *s = opaque;
89     PCIHostState *phb = PCI_HOST_BRIDGE(s);
90     pci_data_write(phb->bus, raven_pci_io_config(addr), val, size);
91 }
92
93 static uint64_t raven_pci_io_read(void *opaque, hwaddr addr,
94                                   unsigned int size)
95 {
96     PREPPCIState *s = opaque;
97     PCIHostState *phb = PCI_HOST_BRIDGE(s);
98     return pci_data_read(phb->bus, raven_pci_io_config(addr), size);
99 }
100
101 static const MemoryRegionOps raven_pci_io_ops = {
102     .read = raven_pci_io_read,
103     .write = raven_pci_io_write,
104     .endianness = DEVICE_LITTLE_ENDIAN,
105 };
106
107 static uint64_t raven_intack_read(void *opaque, hwaddr addr,
108                                   unsigned int size)
109 {
110     return pic_read_irq(isa_pic);
111 }
112
113 static const MemoryRegionOps raven_intack_ops = {
114     .read = raven_intack_read,
115     .valid = {
116         .max_access_size = 1,
117     },
118 };
119
120 static inline hwaddr raven_io_address(PREPPCIState *s,
121                                       hwaddr addr)
122 {
123     if (s->contiguous_map == 0) {
124         /* 64 KB contiguous space for IOs */
125         addr &= 0xFFFF;
126     } else {
127         /* 8 MB non-contiguous space for IOs */
128         addr = (addr & 0x1F) | ((addr & 0x007FFF000) >> 7);
129     }
130
131     /* FIXME: handle endianness switch */
132
133     return addr;
134 }
135
136 static uint64_t raven_io_read(void *opaque, hwaddr addr,
137                               unsigned int size)
138 {
139     PREPPCIState *s = opaque;
140     uint8_t buf[4];
141
142     addr = raven_io_address(s, addr);
143     address_space_read(&s->pci_io_as, addr + 0x80000000,
144                        MEMTXATTRS_UNSPECIFIED, buf, size);
145
146     if (size == 1) {
147         return buf[0];
148     } else if (size == 2) {
149         return lduw_le_p(buf);
150     } else if (size == 4) {
151         return ldl_le_p(buf);
152     } else {
153         g_assert_not_reached();
154     }
155 }
156
157 static void raven_io_write(void *opaque, hwaddr addr,
158                            uint64_t val, unsigned int size)
159 {
160     PREPPCIState *s = opaque;
161     uint8_t buf[4];
162
163     addr = raven_io_address(s, addr);
164
165     if (size == 1) {
166         buf[0] = val;
167     } else if (size == 2) {
168         stw_le_p(buf, val);
169     } else if (size == 4) {
170         stl_le_p(buf, val);
171     } else {
172         g_assert_not_reached();
173     }
174
175     address_space_write(&s->pci_io_as, addr + 0x80000000,
176                         MEMTXATTRS_UNSPECIFIED, buf, size);
177 }
178
179 static const MemoryRegionOps raven_io_ops = {
180     .read = raven_io_read,
181     .write = raven_io_write,
182     .endianness = DEVICE_LITTLE_ENDIAN,
183     .impl.max_access_size = 4,
184     .valid.unaligned = true,
185 };
186
187 static int raven_map_irq(PCIDevice *pci_dev, int irq_num)
188 {
189     return (irq_num + (pci_dev->devfn >> 3)) & 1;
190 }
191
192 static void raven_set_irq(void *opaque, int irq_num, int level)
193 {
194     qemu_irq *pic = opaque;
195
196     qemu_set_irq(pic[irq_num] , level);
197 }
198
199 static AddressSpace *raven_pcihost_set_iommu(PCIBus *bus, void *opaque,
200                                              int devfn)
201 {
202     PREPPCIState *s = opaque;
203
204     return &s->bm_as;
205 }
206
207 static void raven_change_gpio(void *opaque, int n, int level)
208 {
209     PREPPCIState *s = opaque;
210
211     s->contiguous_map = level;
212 }
213
214 static void raven_pcihost_realizefn(DeviceState *d, Error **errp)
215 {
216     SysBusDevice *dev = SYS_BUS_DEVICE(d);
217     PCIHostState *h = PCI_HOST_BRIDGE(dev);
218     PREPPCIState *s = RAVEN_PCI_HOST_BRIDGE(dev);
219     MemoryRegion *address_space_mem = get_system_memory();
220     int i;
221
222     for (i = 0; i < PCI_NUM_PINS; i++) {
223         sysbus_init_irq(dev, &s->irq[i]);
224     }
225
226     qdev_init_gpio_in(d, raven_change_gpio, 1);
227
228     pci_bus_irqs(&s->pci_bus, raven_set_irq, raven_map_irq, s->irq,
229                  PCI_NUM_PINS);
230
231     memory_region_init_io(&h->conf_mem, OBJECT(h), &pci_host_conf_le_ops, s,
232                           "pci-conf-idx", 4);
233     memory_region_add_subregion(&s->pci_io, 0xcf8, &h->conf_mem);
234
235     memory_region_init_io(&h->data_mem, OBJECT(h), &pci_host_data_le_ops, s,
236                           "pci-conf-data", 4);
237     memory_region_add_subregion(&s->pci_io, 0xcfc, &h->data_mem);
238
239     memory_region_init_io(&h->mmcfg, OBJECT(s), &raven_pci_io_ops, s,
240                           "pciio", 0x00400000);
241     memory_region_add_subregion(address_space_mem, 0x80800000, &h->mmcfg);
242
243     memory_region_init_io(&s->pci_intack, OBJECT(s), &raven_intack_ops, s,
244                           "pci-intack", 1);
245     memory_region_add_subregion(address_space_mem, 0xbffffff0, &s->pci_intack);
246
247     /* TODO Remove once realize propagates to child devices. */
248     object_property_set_bool(OBJECT(&s->pci_dev), true, "realized", errp);
249 }
250
251 static void raven_pcihost_initfn(Object *obj)
252 {
253     PCIHostState *h = PCI_HOST_BRIDGE(obj);
254     PREPPCIState *s = RAVEN_PCI_HOST_BRIDGE(obj);
255     MemoryRegion *address_space_mem = get_system_memory();
256     DeviceState *pci_dev;
257
258     memory_region_init(&s->pci_io, obj, "pci-io", 0x3f800000);
259     memory_region_init_io(&s->pci_io_non_contiguous, obj, &raven_io_ops, s,
260                           "pci-io-non-contiguous", 0x00800000);
261     memory_region_init(&s->pci_memory, obj, "pci-memory", 0x3f000000);
262     address_space_init(&s->pci_io_as, &s->pci_io, "raven-io");
263
264     /* CPU address space */
265     memory_region_add_subregion(address_space_mem, 0x80000000, &s->pci_io);
266     memory_region_add_subregion_overlap(address_space_mem, 0x80000000,
267                                         &s->pci_io_non_contiguous, 1);
268     memory_region_add_subregion(address_space_mem, 0xc0000000, &s->pci_memory);
269     pci_bus_new_inplace(&s->pci_bus, sizeof(s->pci_bus), DEVICE(obj), NULL,
270                         &s->pci_memory, &s->pci_io, 0, TYPE_PCI_BUS);
271
272     /* Bus master address space */
273     memory_region_init(&s->bm, obj, "bm-raven", UINT32_MAX);
274     memory_region_init_alias(&s->bm_pci_memory_alias, obj, "bm-pci-memory",
275                              &s->pci_memory, 0,
276                              memory_region_size(&s->pci_memory));
277     memory_region_init_alias(&s->bm_ram_alias, obj, "bm-system",
278                              get_system_memory(), 0, 0x80000000);
279     memory_region_add_subregion(&s->bm, 0         , &s->bm_pci_memory_alias);
280     memory_region_add_subregion(&s->bm, 0x80000000, &s->bm_ram_alias);
281     address_space_init(&s->bm_as, &s->bm, "raven-bm");
282     pci_setup_iommu(&s->pci_bus, raven_pcihost_set_iommu, s);
283
284     h->bus = &s->pci_bus;
285
286     object_initialize(&s->pci_dev, sizeof(s->pci_dev), TYPE_RAVEN_PCI_DEVICE);
287     pci_dev = DEVICE(&s->pci_dev);
288     qdev_set_parent_bus(pci_dev, BUS(&s->pci_bus));
289     object_property_set_int(OBJECT(&s->pci_dev), PCI_DEVFN(0, 0), "addr",
290                             NULL);
291     qdev_prop_set_bit(pci_dev, "multifunction", false);
292 }
293
294 static void raven_realize(PCIDevice *d, Error **errp)
295 {
296     RavenPCIState *s = RAVEN_PCI_DEVICE(d);
297     char *filename;
298     int bios_size = -1;
299
300     d->config[0x0C] = 0x08; // cache_line_size
301     d->config[0x0D] = 0x10; // latency_timer
302     d->config[0x34] = 0x00; // capabilities_pointer
303
304     memory_region_init_ram(&s->bios, OBJECT(s), "bios", BIOS_SIZE,
305                            &error_abort);
306     memory_region_set_readonly(&s->bios, true);
307     memory_region_add_subregion(get_system_memory(), (uint32_t)(-BIOS_SIZE),
308                                 &s->bios);
309     vmstate_register_ram_global(&s->bios);
310     if (s->bios_name) {
311         filename = qemu_find_file(QEMU_FILE_TYPE_BIOS, s->bios_name);
312         if (filename) {
313             if (s->elf_machine != EM_NONE) {
314                 bios_size = load_elf(filename, NULL, NULL, NULL,
315                                      NULL, NULL, 1, s->elf_machine, 0);
316             }
317             if (bios_size < 0) {
318                 bios_size = get_image_size(filename);
319                 if (bios_size > 0 && bios_size <= BIOS_SIZE) {
320                     hwaddr bios_addr;
321                     bios_size = (bios_size + 0xfff) & ~0xfff;
322                     bios_addr = (uint32_t)(-BIOS_SIZE);
323                     bios_size = load_image_targphys(filename, bios_addr,
324                                                     bios_size);
325                 }
326             }
327         }
328         if (bios_size < 0 || bios_size > BIOS_SIZE) {
329             hw_error("qemu: could not load bios image '%s'\n", s->bios_name);
330         }
331         if (filename) {
332             g_free(filename);
333         }
334     }
335 }
336
337 static const VMStateDescription vmstate_raven = {
338     .name = "raven",
339     .version_id = 0,
340     .minimum_version_id = 0,
341     .fields = (VMStateField[]) {
342         VMSTATE_PCI_DEVICE(dev, RavenPCIState),
343         VMSTATE_END_OF_LIST()
344     },
345 };
346
347 static void raven_class_init(ObjectClass *klass, void *data)
348 {
349     PCIDeviceClass *k = PCI_DEVICE_CLASS(klass);
350     DeviceClass *dc = DEVICE_CLASS(klass);
351
352     k->realize = raven_realize;
353     k->vendor_id = PCI_VENDOR_ID_MOTOROLA;
354     k->device_id = PCI_DEVICE_ID_MOTOROLA_RAVEN;
355     k->revision = 0x00;
356     k->class_id = PCI_CLASS_BRIDGE_HOST;
357     dc->desc = "PReP Host Bridge - Motorola Raven";
358     dc->vmsd = &vmstate_raven;
359     /*
360      * PCI-facing part of the host bridge, not usable without the
361      * host-facing part, which can't be device_add'ed, yet.
362      */
363     dc->cannot_instantiate_with_device_add_yet = true;
364 }
365
366 static const TypeInfo raven_info = {
367     .name = TYPE_RAVEN_PCI_DEVICE,
368     .parent = TYPE_PCI_DEVICE,
369     .instance_size = sizeof(RavenPCIState),
370     .class_init = raven_class_init,
371 };
372
373 static Property raven_pcihost_properties[] = {
374     DEFINE_PROP_UINT32("elf-machine", PREPPCIState, pci_dev.elf_machine,
375                        EM_NONE),
376     DEFINE_PROP_STRING("bios-name", PREPPCIState, pci_dev.bios_name),
377     DEFINE_PROP_END_OF_LIST()
378 };
379
380 static void raven_pcihost_class_init(ObjectClass *klass, void *data)
381 {
382     DeviceClass *dc = DEVICE_CLASS(klass);
383
384     set_bit(DEVICE_CATEGORY_BRIDGE, dc->categories);
385     dc->realize = raven_pcihost_realizefn;
386     dc->props = raven_pcihost_properties;
387     dc->fw_name = "pci";
388 }
389
390 static const TypeInfo raven_pcihost_info = {
391     .name = TYPE_RAVEN_PCI_HOST_BRIDGE,
392     .parent = TYPE_PCI_HOST_BRIDGE,
393     .instance_size = sizeof(PREPPCIState),
394     .instance_init = raven_pcihost_initfn,
395     .class_init = raven_pcihost_class_init,
396 };
397
398 static void raven_register_types(void)
399 {
400     type_register_static(&raven_pcihost_info);
401     type_register_static(&raven_info);
402 }
403
404 type_init(raven_register_types)