Add qemu 2.4.0
[kvmfornfv.git] / qemu / hw / net / fsl_etsec / registers.h
1 /*
2  * QEMU Freescale eTSEC Emulator
3  *
4  * Copyright (c) 2011-2013 AdaCore
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a copy
7  * of this software and associated documentation files (the "Software"), to deal
8  * in the Software without restriction, including without limitation the rights
9  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
10  * copies of the Software, and to permit persons to whom the Software is
11  * furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
19  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
20  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
21  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
22  * THE SOFTWARE.
23  */
24 #ifndef _ETSEC_REGISTERS_H_
25 #define _ETSEC_REGISTERS_H_
26
27 #include <stdint.h>
28
29 enum eTSEC_Register_Access_Type {
30     ACC_RW      = 1,            /* Read/Write */
31     ACC_RO      = 2,            /* Read Only */
32     ACC_WO      = 3,            /* Write Only */
33     ACC_W1C     = 4,            /* Write 1 to clear */
34     ACC_UNKNOWN = 5             /* Unknown register*/
35 };
36
37 typedef struct eTSEC_Register_Definition {
38     uint32_t                         offset;
39     const char                      *name;
40     const char                      *desc;
41     enum eTSEC_Register_Access_Type  access;
42     uint32_t                         reset;
43 } eTSEC_Register_Definition;
44
45 extern const eTSEC_Register_Definition eTSEC_registers_def[];
46
47 #define DMACTRL_LE  (1 << 15)
48 #define DMACTRL_GRS (1 <<  4)
49 #define DMACTRL_GTS (1 <<  3)
50 #define DMACTRL_WOP (1 <<  0)
51
52 #define IEVENT_PERR  (1 <<  0)
53 #define IEVENT_DPE   (1 <<  1)
54 #define IEVENT_FIQ   (1 <<  2)
55 #define IEVENT_FIR   (1 <<  3)
56 #define IEVENT_FGPI  (1 <<  4)
57 #define IEVENT_RXF   (1 <<  7)
58 #define IEVENT_GRSC  (1 <<  8)
59 #define IEVENT_MMRW  (1 <<  9)
60 #define IEVENT_MMRD  (1 << 10)
61 #define IEVENT_MAG   (1 << 11)
62 #define IEVENT_RXB   (1 << 15)
63 #define IEVENT_XFUN  (1 << 16)
64 #define IEVENT_CRL   (1 << 17)
65 #define IEVENT_LC    (1 << 18)
66 #define IEVENT_TXF   (1 << 20)
67 #define IEVENT_TXB   (1 << 21)
68 #define IEVENT_TXE   (1 << 22)
69 #define IEVENT_TXC   (1 << 23)
70 #define IEVENT_BABT  (1 << 24)
71 #define IEVENT_GTSC  (1 << 25)
72 #define IEVENT_MSRO  (1 << 26)
73 #define IEVENT_EBERR (1 << 28)
74 #define IEVENT_BSY   (1 << 29)
75 #define IEVENT_RXC   (1 << 30)
76 #define IEVENT_BABR  (1 << 31)
77
78 #define IMASK_RXFEN  (1 <<  7)
79 #define IMASK_GRSCEN (1 <<  8)
80 #define IMASK_RXBEN  (1 << 15)
81 #define IMASK_TXFEN  (1 << 20)
82 #define IMASK_TXBEN  (1 << 21)
83 #define IMASK_GTSCEN (1 << 25)
84
85 #define MACCFG1_TX_EN  (1 << 0)
86 #define MACCFG1_RX_EN  (1 << 2)
87
88 #define MACCFG2_CRC_EN  (1 << 1)
89 #define MACCFG2_PADCRC  (1 << 2)
90
91 #define MIIMCOM_READ (1 << 0)
92 #define MIIMCOM_SCAN (1 << 1)
93
94 #define RCTRL_PRSDEP_MASK   (0x3)
95 #define RCTRL_PRSDEP_OFFSET (6)
96 #define RCTRL_RSF           (1 << 2)
97
98 /* Index of each register */
99
100 #define TSEC_ID      (0x000 / 4)
101 #define TSEC_ID2     (0x004 / 4)
102 #define IEVENT       (0x010 / 4)
103 #define IMASK        (0x014 / 4)
104 #define EDIS         (0x018 / 4)
105 #define ECNTRL       (0x020 / 4)
106 #define PTV          (0x028 / 4)
107 #define DMACTRL      (0x02C / 4)
108 #define TBIPA        (0x030 / 4)
109 #define TCTRL        (0x100 / 4)
110 #define TSTAT        (0x104 / 4)
111 #define DFVLAN       (0x108 / 4)
112 #define TXIC         (0x110 / 4)
113 #define TQUEUE       (0x114 / 4)
114 #define TR03WT       (0x140 / 4)
115 #define TR47WT       (0x144 / 4)
116 #define TBDBPH       (0x180 / 4)
117 #define TBPTR0       (0x184 / 4)
118 #define TBPTR1       (0x18C / 4)
119 #define TBPTR2       (0x194 / 4)
120 #define TBPTR3       (0x19C / 4)
121 #define TBPTR4       (0x1A4 / 4)
122 #define TBPTR5       (0x1AC / 4)
123 #define TBPTR6       (0x1B4 / 4)
124 #define TBPTR7       (0x1BC / 4)
125 #define TBASEH       (0x200 / 4)
126 #define TBASE0       (0x204 / 4)
127 #define TBASE1       (0x20C / 4)
128 #define TBASE2       (0x214 / 4)
129 #define TBASE3       (0x21C / 4)
130 #define TBASE4       (0x224 / 4)
131 #define TBASE5       (0x22C / 4)
132 #define TBASE6       (0x234 / 4)
133 #define TBASE7       (0x23C / 4)
134 #define TMR_TXTS1_ID (0x280 / 4)
135 #define TMR_TXTS2_ID (0x284 / 4)
136 #define TMR_TXTS1_H  (0x2C0 / 4)
137 #define TMR_TXTS1_L  (0x2C4 / 4)
138 #define TMR_TXTS2_H  (0x2C8 / 4)
139 #define TMR_TXTS2_L  (0x2CC / 4)
140 #define RCTRL        (0x300 / 4)
141 #define RSTAT        (0x304 / 4)
142 #define RXIC         (0x310 / 4)
143 #define RQUEUE       (0x314 / 4)
144 #define RBIFX        (0x330 / 4)
145 #define RQFAR        (0x334 / 4)
146 #define RQFCR        (0x338 / 4)
147 #define RQFPR        (0x33C / 4)
148 #define MRBLR        (0x340 / 4)
149 #define RBDBPH       (0x380 / 4)
150 #define RBPTR0       (0x384 / 4)
151 #define RBPTR1       (0x38C / 4)
152 #define RBPTR2       (0x394 / 4)
153 #define RBPTR3       (0x39C / 4)
154 #define RBPTR4       (0x3A4 / 4)
155 #define RBPTR5       (0x3AC / 4)
156 #define RBPTR6       (0x3B4 / 4)
157 #define RBPTR7       (0x3BC / 4)
158 #define RBASEH       (0x400 / 4)
159 #define RBASE0       (0x404 / 4)
160 #define RBASE1       (0x40C / 4)
161 #define RBASE2       (0x414 / 4)
162 #define RBASE3       (0x41C / 4)
163 #define RBASE4       (0x424 / 4)
164 #define RBASE5       (0x42C / 4)
165 #define RBASE6       (0x434 / 4)
166 #define RBASE7       (0x43C / 4)
167 #define TMR_RXTS_H   (0x4C0 / 4)
168 #define TMR_RXTS_L   (0x4C4 / 4)
169 #define MACCFG1      (0x500 / 4)
170 #define MACCFG2      (0x504 / 4)
171 #define IPGIFG       (0x508 / 4)
172 #define HAFDUP       (0x50C / 4)
173 #define MAXFRM       (0x510 / 4)
174 #define MIIMCFG      (0x520 / 4)
175 #define MIIMCOM      (0x524 / 4)
176 #define MIIMADD      (0x528 / 4)
177 #define MIIMCON      (0x52C / 4)
178 #define MIIMSTAT     (0x530 / 4)
179 #define MIIMIND      (0x534 / 4)
180 #define IFSTAT       (0x53C / 4)
181 #define MACSTNADDR1  (0x540 / 4)
182 #define MACSTNADDR2  (0x544 / 4)
183 #define MAC01ADDR1   (0x548 / 4)
184 #define MAC01ADDR2   (0x54C / 4)
185 #define MAC02ADDR1   (0x550 / 4)
186 #define MAC02ADDR2   (0x554 / 4)
187 #define MAC03ADDR1   (0x558 / 4)
188 #define MAC03ADDR2   (0x55C / 4)
189 #define MAC04ADDR1   (0x560 / 4)
190 #define MAC04ADDR2   (0x564 / 4)
191 #define MAC05ADDR1   (0x568 / 4)
192 #define MAC05ADDR2   (0x56C / 4)
193 #define MAC06ADDR1   (0x570 / 4)
194 #define MAC06ADDR2   (0x574 / 4)
195 #define MAC07ADDR1   (0x578 / 4)
196 #define MAC07ADDR2   (0x57C / 4)
197 #define MAC08ADDR1   (0x580 / 4)
198 #define MAC08ADDR2   (0x584 / 4)
199 #define MAC09ADDR1   (0x588 / 4)
200 #define MAC09ADDR2   (0x58C / 4)
201 #define MAC10ADDR1   (0x590 / 4)
202 #define MAC10ADDR2   (0x594 / 4)
203 #define MAC11ADDR1   (0x598 / 4)
204 #define MAC11ADDR2   (0x59C / 4)
205 #define MAC12ADDR1   (0x5A0 / 4)
206 #define MAC12ADDR2   (0x5A4 / 4)
207 #define MAC13ADDR1   (0x5A8 / 4)
208 #define MAC13ADDR2   (0x5AC / 4)
209 #define MAC14ADDR1   (0x5B0 / 4)
210 #define MAC14ADDR2   (0x5B4 / 4)
211 #define MAC15ADDR1   (0x5B8 / 4)
212 #define MAC15ADDR2   (0x5BC / 4)
213 #define TR64         (0x680 / 4)
214 #define TR127        (0x684 / 4)
215 #define TR255        (0x688 / 4)
216 #define TR511        (0x68C / 4)
217 #define TR1K         (0x690 / 4)
218 #define TRMAX        (0x694 / 4)
219 #define TRMGV        (0x698 / 4)
220 #define RBYT         (0x69C / 4)
221 #define RPKT         (0x6A0 / 4)
222 #define RFCS         (0x6A4 / 4)
223 #define RMCA         (0x6A8 / 4)
224 #define RBCA         (0x6AC / 4)
225 #define RXCF         (0x6B0 / 4)
226 #define RXPF         (0x6B4 / 4)
227 #define RXUO         (0x6B8 / 4)
228 #define RALN         (0x6BC / 4)
229 #define RFLR         (0x6C0 / 4)
230 #define RCDE         (0x6C4 / 4)
231 #define RCSE         (0x6C8 / 4)
232 #define RUND         (0x6CC / 4)
233 #define ROVR         (0x6D0 / 4)
234 #define RFRG         (0x6D4 / 4)
235 #define RJBR         (0x6D8 / 4)
236 #define RDRP         (0x6DC / 4)
237 #define TBYT         (0x6E0 / 4)
238 #define TPKT         (0x6E4 / 4)
239 #define TMCA         (0x6E8 / 4)
240 #define TBCA         (0x6EC / 4)
241 #define TXPF         (0x6F0 / 4)
242 #define TDFR         (0x6F4 / 4)
243 #define TEDF         (0x6F8 / 4)
244 #define TSCL         (0x6FC / 4)
245 #define TMCL         (0x700 / 4)
246 #define TLCL         (0x704 / 4)
247 #define TXCL         (0x708 / 4)
248 #define TNCL         (0x70C / 4)
249 #define TDRP         (0x714 / 4)
250 #define TJBR         (0x718 / 4)
251 #define TFCS         (0x71C / 4)
252 #define TXCF         (0x720 / 4)
253 #define TOVR         (0x724 / 4)
254 #define TUND         (0x728 / 4)
255 #define TFRG         (0x72C / 4)
256 #define CAR1         (0x730 / 4)
257 #define CAR2         (0x734 / 4)
258 #define CAM1         (0x738 / 4)
259 #define CAM2         (0x73C / 4)
260 #define RREJ         (0x740 / 4)
261 #define IGADDR0      (0x800 / 4)
262 #define IGADDR1      (0x804 / 4)
263 #define IGADDR2      (0x808 / 4)
264 #define IGADDR3      (0x80C / 4)
265 #define IGADDR4      (0x810 / 4)
266 #define IGADDR5      (0x814 / 4)
267 #define IGADDR6      (0x818 / 4)
268 #define IGADDR7      (0x81C / 4)
269 #define GADDR0       (0x880 / 4)
270 #define GADDR1       (0x884 / 4)
271 #define GADDR2       (0x888 / 4)
272 #define GADDR3       (0x88C / 4)
273 #define GADDR4       (0x890 / 4)
274 #define GADDR5       (0x894 / 4)
275 #define GADDR6       (0x898 / 4)
276 #define GADDR7       (0x89C / 4)
277 #define ATTR         (0xBF8 / 4)
278 #define ATTRELI      (0xBFC / 4)
279 #define RQPRM0       (0xC00 / 4)
280 #define RQPRM1       (0xC04 / 4)
281 #define RQPRM2       (0xC08 / 4)
282 #define RQPRM3       (0xC0C / 4)
283 #define RQPRM4       (0xC10 / 4)
284 #define RQPRM5       (0xC14 / 4)
285 #define RQPRM6       (0xC18 / 4)
286 #define RQPRM7       (0xC1C / 4)
287 #define RFBPTR0      (0xC44 / 4)
288 #define RFBPTR1      (0xC4C / 4)
289 #define RFBPTR2      (0xC54 / 4)
290 #define RFBPTR3      (0xC5C / 4)
291 #define RFBPTR4      (0xC64 / 4)
292 #define RFBPTR5      (0xC6C / 4)
293 #define RFBPTR6      (0xC74 / 4)
294 #define RFBPTR7      (0xC7C / 4)
295 #define TMR_CTRL     (0xE00 / 4)
296 #define TMR_TEVENT   (0xE04 / 4)
297 #define TMR_TEMASK   (0xE08 / 4)
298 #define TMR_PEVENT   (0xE0C / 4)
299 #define TMR_PEMASK   (0xE10 / 4)
300 #define TMR_STAT     (0xE14 / 4)
301 #define TMR_CNT_H    (0xE18 / 4)
302 #define TMR_CNT_L    (0xE1C / 4)
303 #define TMR_ADD      (0xE20 / 4)
304 #define TMR_ACC      (0xE24 / 4)
305 #define TMR_PRSC     (0xE28 / 4)
306 #define TMROFF_H     (0xE30 / 4)
307 #define TMROFF_L     (0xE34 / 4)
308 #define TMR_ALARM1_H (0xE40 / 4)
309 #define TMR_ALARM1_L (0xE44 / 4)
310 #define TMR_ALARM2_H (0xE48 / 4)
311 #define TMR_ALARM2_L (0xE4C / 4)
312 #define TMR_FIPER1   (0xE80 / 4)
313 #define TMR_FIPER2   (0xE84 / 4)
314 #define TMR_FIPER3   (0xE88 / 4)
315 #define TMR_ETTS1_H  (0xEA0 / 4)
316 #define TMR_ETTS1_L  (0xEA4 / 4)
317 #define TMR_ETTS2_H  (0xEA8 / 4)
318 #define TMR_ETTS2_L  (0xEAC / 4)
319
320 #endif /* ! _ETSEC_REGISTERS_H_ */