Add the rt linux 4.1.3-rt3 as base
[kvmfornfv.git] / kernel / drivers / net / ethernet / chelsio / cxgb4 / t4_values.h
1 /*
2  * This file is part of the Chelsio T4 Ethernet driver for Linux.
3  *
4  * Copyright (c) 2003-2014 Chelsio Communications, Inc. All rights reserved.
5  *
6  * This software is available to you under a choice of one of two
7  * licenses.  You may choose to be licensed under the terms of the GNU
8  * General Public License (GPL) Version 2, available from the file
9  * COPYING in the main directory of this source tree, or the
10  * OpenIB.org BSD license below:
11  *
12  *     Redistribution and use in source and binary forms, with or
13  *     without modification, are permitted provided that the following
14  *     conditions are met:
15  *
16  *      - Redistributions of source code must retain the above
17  *        copyright notice, this list of conditions and the following
18  *        disclaimer.
19  *
20  *      - Redistributions in binary form must reproduce the above
21  *        copyright notice, this list of conditions and the following
22  *        disclaimer in the documentation and/or other materials
23  *        provided with the distribution.
24  *
25  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
26  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
27  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
28  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
29  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
30  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
31  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
32  * SOFTWARE.
33  */
34
35 #ifndef __T4_VALUES_H__
36 #define __T4_VALUES_H__
37
38 /* This file contains definitions for various T4 register value hardware
39  * constants.  The types of values encoded here are predominantly those for
40  * register fields which control "modal" behavior.  For the most part, we do
41  * not include definitions for register fields which are simple numeric
42  * metrics, etc.
43  */
44
45 /* SGE register field values.
46  */
47
48 /* CONTROL1 register */
49 #define RXPKTCPLMODE_SPLIT_X            1
50
51 #define INGPCIEBOUNDARY_SHIFT_X         5
52 #define INGPCIEBOUNDARY_32B_X           0
53
54 #define INGPADBOUNDARY_SHIFT_X          5
55
56 /* CONTROL2 register */
57 #define INGPACKBOUNDARY_SHIFT_X         5
58 #define INGPACKBOUNDARY_16B_X           0
59
60 /* GTS register */
61 #define SGE_TIMERREGS                   6
62 #define TIMERREG_COUNTER0_X             0
63
64 /* T5 and later support a new BAR2-based doorbell mechanism for Egress Queues.
65  * The User Doorbells are each 128 bytes in length with a Simple Doorbell at
66  * offsets 8x and a Write Combining single 64-byte Egress Queue Unit
67  * (IDXSIZE_UNIT_X) Gather Buffer interface at offset 64.  For Ingress Queues,
68  * we have a Going To Sleep register at offsets 8x+4.
69  *
70  * As noted above, we have many instances of the Simple Doorbell and Going To
71  * Sleep registers at offsets 8x and 8x+4, respectively.  We want to use a
72  * non-64-byte aligned offset for the Simple Doorbell in order to attempt to
73  * avoid buffering of the writes to the Simple Doorbell and we want to use a
74  * non-contiguous offset for the Going To Sleep writes in order to avoid
75  * possible combining between them.
76  */
77 #define SGE_UDB_SIZE            128
78 #define SGE_UDB_KDOORBELL       8
79 #define SGE_UDB_GTS             20
80 #define SGE_UDB_WCDOORBELL      64
81
82 /* CIM register field values.
83  */
84 #define X_MBOWNER_FW                    1
85 #define X_MBOWNER_PL                    2
86
87 /* PCI-E definitions */
88 #define WINDOW_SHIFT_X          10
89 #define PCIEOFST_SHIFT_X        10
90
91 /* TP_VLAN_PRI_MAP controls which subset of fields will be present in the
92  * Compressed Filter Tuple for LE filters.  Each bit set in TP_VLAN_PRI_MAP
93  * selects for a particular field being present.  These fields, when present
94  * in the Compressed Filter Tuple, have the following widths in bits.
95  */
96 #define FT_FCOE_W                       1
97 #define FT_PORT_W                       3
98 #define FT_VNIC_ID_W                    17
99 #define FT_VLAN_W                       17
100 #define FT_TOS_W                        8
101 #define FT_PROTOCOL_W                   8
102 #define FT_ETHERTYPE_W                  16
103 #define FT_MACMATCH_W                   9
104 #define FT_MPSHITTYPE_W                 3
105 #define FT_FRAGMENTATION_W              1
106
107 /* Some of the Compressed Filter Tuple fields have internal structure.  These
108  * bit shifts/masks describe those structures.  All shifts are relative to the
109  * base position of the fields within the Compressed Filter Tuple
110  */
111 #define FT_VLAN_VLD_S                   16
112 #define FT_VLAN_VLD_V(x)                ((x) << FT_VLAN_VLD_S)
113 #define FT_VLAN_VLD_F                   FT_VLAN_VLD_V(1U)
114
115 #define FT_VNID_ID_VF_S                 0
116 #define FT_VNID_ID_VF_V(x)              ((x) << FT_VNID_ID_VF_S)
117
118 #define FT_VNID_ID_PF_S                 7
119 #define FT_VNID_ID_PF_V(x)              ((x) << FT_VNID_ID_PF_S)
120
121 #define FT_VNID_ID_VLD_S                16
122 #define FT_VNID_ID_VLD_V(x)             ((x) << FT_VNID_ID_VLD_S)
123
124 #endif /* __T4_VALUES_H__ */