Upgrade to 4.4.50-rt62
[kvmfornfv.git] / kernel / drivers / net / ethernet / cavium / thunder / nic_main.c
1 /*
2  * Copyright (C) 2015 Cavium, Inc.
3  *
4  * This program is free software; you can redistribute it and/or modify it
5  * under the terms of version 2 of the GNU General Public License
6  * as published by the Free Software Foundation.
7  */
8
9 #include <linux/module.h>
10 #include <linux/interrupt.h>
11 #include <linux/pci.h>
12 #include <linux/etherdevice.h>
13 #include <linux/of.h>
14
15 #include "nic_reg.h"
16 #include "nic.h"
17 #include "q_struct.h"
18 #include "thunder_bgx.h"
19
20 #define DRV_NAME        "thunder-nic"
21 #define DRV_VERSION     "1.0"
22
23 struct nicpf {
24         struct pci_dev          *pdev;
25         u8                      node;
26         unsigned int            flags;
27         u8                      num_vf_en;      /* No of VF enabled */
28         bool                    vf_enabled[MAX_NUM_VFS_SUPPORTED];
29         void __iomem            *reg_base;       /* Register start address */
30         u8                      num_sqs_en;     /* Secondary qsets enabled */
31         u64                     nicvf[MAX_NUM_VFS_SUPPORTED];
32         u8                      vf_sqs[MAX_NUM_VFS_SUPPORTED][MAX_SQS_PER_VF];
33         u8                      pqs_vf[MAX_NUM_VFS_SUPPORTED];
34         bool                    sqs_used[MAX_NUM_VFS_SUPPORTED];
35         struct pkind_cfg        pkind;
36 #define NIC_SET_VF_LMAC_MAP(bgx, lmac)  (((bgx & 0xF) << 4) | (lmac & 0xF))
37 #define NIC_GET_BGX_FROM_VF_LMAC_MAP(map)       ((map >> 4) & 0xF)
38 #define NIC_GET_LMAC_FROM_VF_LMAC_MAP(map)      (map & 0xF)
39         u8                      vf_lmac_map[MAX_LMAC];
40         struct delayed_work     dwork;
41         struct workqueue_struct *check_link;
42         u8                      link[MAX_LMAC];
43         u8                      duplex[MAX_LMAC];
44         u32                     speed[MAX_LMAC];
45         u16                     cpi_base[MAX_NUM_VFS_SUPPORTED];
46         u16                     rssi_base[MAX_NUM_VFS_SUPPORTED];
47         u16                     rss_ind_tbl_size;
48         bool                    mbx_lock[MAX_NUM_VFS_SUPPORTED];
49
50         /* MSI-X */
51         bool                    msix_enabled;
52         u8                      num_vec;
53         struct msix_entry       msix_entries[NIC_PF_MSIX_VECTORS];
54         bool                    irq_allocated[NIC_PF_MSIX_VECTORS];
55 };
56
57 static inline bool pass1_silicon(struct nicpf *nic)
58 {
59         return nic->pdev->revision < 8;
60 }
61
62 /* Supported devices */
63 static const struct pci_device_id nic_id_table[] = {
64         { PCI_DEVICE(PCI_VENDOR_ID_CAVIUM, PCI_DEVICE_ID_THUNDER_NIC_PF) },
65         { 0, }  /* end of table */
66 };
67
68 MODULE_AUTHOR("Sunil Goutham");
69 MODULE_DESCRIPTION("Cavium Thunder NIC Physical Function Driver");
70 MODULE_LICENSE("GPL v2");
71 MODULE_VERSION(DRV_VERSION);
72 MODULE_DEVICE_TABLE(pci, nic_id_table);
73
74 /* The Cavium ThunderX network controller can *only* be found in SoCs
75  * containing the ThunderX ARM64 CPU implementation.  All accesses to the device
76  * registers on this platform are implicitly strongly ordered with respect
77  * to memory accesses. So writeq_relaxed() and readq_relaxed() are safe to use
78  * with no memory barriers in this driver.  The readq()/writeq() functions add
79  * explicit ordering operation which in this case are redundant, and only
80  * add overhead.
81  */
82
83 /* Register read/write APIs */
84 static void nic_reg_write(struct nicpf *nic, u64 offset, u64 val)
85 {
86         writeq_relaxed(val, nic->reg_base + offset);
87 }
88
89 static u64 nic_reg_read(struct nicpf *nic, u64 offset)
90 {
91         return readq_relaxed(nic->reg_base + offset);
92 }
93
94 /* PF -> VF mailbox communication APIs */
95 static void nic_enable_mbx_intr(struct nicpf *nic)
96 {
97         /* Enable mailbox interrupt for all 128 VFs */
98         nic_reg_write(nic, NIC_PF_MAILBOX_ENA_W1S, ~0ull);
99         nic_reg_write(nic, NIC_PF_MAILBOX_ENA_W1S + sizeof(u64), ~0ull);
100 }
101
102 static void nic_clear_mbx_intr(struct nicpf *nic, int vf, int mbx_reg)
103 {
104         nic_reg_write(nic, NIC_PF_MAILBOX_INT + (mbx_reg << 3), BIT_ULL(vf));
105 }
106
107 static u64 nic_get_mbx_addr(int vf)
108 {
109         return NIC_PF_VF_0_127_MAILBOX_0_1 + (vf << NIC_VF_NUM_SHIFT);
110 }
111
112 /* Send a mailbox message to VF
113  * @vf: vf to which this message to be sent
114  * @mbx: Message to be sent
115  */
116 static void nic_send_msg_to_vf(struct nicpf *nic, int vf, union nic_mbx *mbx)
117 {
118         void __iomem *mbx_addr = nic->reg_base + nic_get_mbx_addr(vf);
119         u64 *msg = (u64 *)mbx;
120
121         /* In first revision HW, mbox interrupt is triggerred
122          * when PF writes to MBOX(1), in next revisions when
123          * PF writes to MBOX(0)
124          */
125         if (pass1_silicon(nic)) {
126                 /* see the comment for nic_reg_write()/nic_reg_read()
127                  * functions above
128                  */
129                 writeq_relaxed(msg[0], mbx_addr);
130                 writeq_relaxed(msg[1], mbx_addr + 8);
131         } else {
132                 writeq_relaxed(msg[1], mbx_addr + 8);
133                 writeq_relaxed(msg[0], mbx_addr);
134         }
135 }
136
137 /* Responds to VF's READY message with VF's
138  * ID, node, MAC address e.t.c
139  * @vf: VF which sent READY message
140  */
141 static void nic_mbx_send_ready(struct nicpf *nic, int vf)
142 {
143         union nic_mbx mbx = {};
144         int bgx_idx, lmac;
145         const char *mac;
146
147         mbx.nic_cfg.msg = NIC_MBOX_MSG_READY;
148         mbx.nic_cfg.vf_id = vf;
149
150         mbx.nic_cfg.tns_mode = NIC_TNS_BYPASS_MODE;
151
152         if (vf < MAX_LMAC) {
153                 bgx_idx = NIC_GET_BGX_FROM_VF_LMAC_MAP(nic->vf_lmac_map[vf]);
154                 lmac = NIC_GET_LMAC_FROM_VF_LMAC_MAP(nic->vf_lmac_map[vf]);
155
156                 mac = bgx_get_lmac_mac(nic->node, bgx_idx, lmac);
157                 if (mac)
158                         ether_addr_copy((u8 *)&mbx.nic_cfg.mac_addr, mac);
159         }
160         mbx.nic_cfg.sqs_mode = (vf >= nic->num_vf_en) ? true : false;
161         mbx.nic_cfg.node_id = nic->node;
162
163         mbx.nic_cfg.loopback_supported = vf < MAX_LMAC;
164
165         nic_send_msg_to_vf(nic, vf, &mbx);
166 }
167
168 /* ACKs VF's mailbox message
169  * @vf: VF to which ACK to be sent
170  */
171 static void nic_mbx_send_ack(struct nicpf *nic, int vf)
172 {
173         union nic_mbx mbx = {};
174
175         mbx.msg.msg = NIC_MBOX_MSG_ACK;
176         nic_send_msg_to_vf(nic, vf, &mbx);
177 }
178
179 /* NACKs VF's mailbox message that PF is not able to
180  * complete the action
181  * @vf: VF to which ACK to be sent
182  */
183 static void nic_mbx_send_nack(struct nicpf *nic, int vf)
184 {
185         union nic_mbx mbx = {};
186
187         mbx.msg.msg = NIC_MBOX_MSG_NACK;
188         nic_send_msg_to_vf(nic, vf, &mbx);
189 }
190
191 /* Flush all in flight receive packets to memory and
192  * bring down an active RQ
193  */
194 static int nic_rcv_queue_sw_sync(struct nicpf *nic)
195 {
196         u16 timeout = ~0x00;
197
198         nic_reg_write(nic, NIC_PF_SW_SYNC_RX, 0x01);
199         /* Wait till sync cycle is finished */
200         while (timeout) {
201                 if (nic_reg_read(nic, NIC_PF_SW_SYNC_RX_DONE) & 0x1)
202                         break;
203                 timeout--;
204         }
205         nic_reg_write(nic, NIC_PF_SW_SYNC_RX, 0x00);
206         if (!timeout) {
207                 dev_err(&nic->pdev->dev, "Receive queue software sync failed");
208                 return 1;
209         }
210         return 0;
211 }
212
213 /* Get BGX Rx/Tx stats and respond to VF's request */
214 static void nic_get_bgx_stats(struct nicpf *nic, struct bgx_stats_msg *bgx)
215 {
216         int bgx_idx, lmac;
217         union nic_mbx mbx = {};
218
219         bgx_idx = NIC_GET_BGX_FROM_VF_LMAC_MAP(nic->vf_lmac_map[bgx->vf_id]);
220         lmac = NIC_GET_LMAC_FROM_VF_LMAC_MAP(nic->vf_lmac_map[bgx->vf_id]);
221
222         mbx.bgx_stats.msg = NIC_MBOX_MSG_BGX_STATS;
223         mbx.bgx_stats.vf_id = bgx->vf_id;
224         mbx.bgx_stats.rx = bgx->rx;
225         mbx.bgx_stats.idx = bgx->idx;
226         if (bgx->rx)
227                 mbx.bgx_stats.stats = bgx_get_rx_stats(nic->node, bgx_idx,
228                                                             lmac, bgx->idx);
229         else
230                 mbx.bgx_stats.stats = bgx_get_tx_stats(nic->node, bgx_idx,
231                                                             lmac, bgx->idx);
232         nic_send_msg_to_vf(nic, bgx->vf_id, &mbx);
233 }
234
235 /* Update hardware min/max frame size */
236 static int nic_update_hw_frs(struct nicpf *nic, int new_frs, int vf)
237 {
238         if ((new_frs > NIC_HW_MAX_FRS) || (new_frs < NIC_HW_MIN_FRS)) {
239                 dev_err(&nic->pdev->dev,
240                         "Invalid MTU setting from VF%d rejected, should be between %d and %d\n",
241                            vf, NIC_HW_MIN_FRS, NIC_HW_MAX_FRS);
242                 return 1;
243         }
244         new_frs += ETH_HLEN;
245         if (new_frs <= nic->pkind.maxlen)
246                 return 0;
247
248         nic->pkind.maxlen = new_frs;
249         nic_reg_write(nic, NIC_PF_PKIND_0_15_CFG, *(u64 *)&nic->pkind);
250         return 0;
251 }
252
253 /* Set minimum transmit packet size */
254 static void nic_set_tx_pkt_pad(struct nicpf *nic, int size)
255 {
256         int lmac;
257         u64 lmac_cfg;
258
259         /* Max value that can be set is 60 */
260         if (size > 60)
261                 size = 60;
262
263         for (lmac = 0; lmac < (MAX_BGX_PER_CN88XX * MAX_LMAC_PER_BGX); lmac++) {
264                 lmac_cfg = nic_reg_read(nic, NIC_PF_LMAC_0_7_CFG | (lmac << 3));
265                 lmac_cfg &= ~(0xF << 2);
266                 lmac_cfg |= ((size / 4) << 2);
267                 nic_reg_write(nic, NIC_PF_LMAC_0_7_CFG | (lmac << 3), lmac_cfg);
268         }
269 }
270
271 /* Function to check number of LMACs present and set VF::LMAC mapping.
272  * Mapping will be used while initializing channels.
273  */
274 static void nic_set_lmac_vf_mapping(struct nicpf *nic)
275 {
276         unsigned bgx_map = bgx_get_map(nic->node);
277         int bgx, next_bgx_lmac = 0;
278         int lmac, lmac_cnt = 0;
279         u64 lmac_credit;
280
281         nic->num_vf_en = 0;
282
283         for (bgx = 0; bgx < NIC_MAX_BGX; bgx++) {
284                 if (!(bgx_map & (1 << bgx)))
285                         continue;
286                 lmac_cnt = bgx_get_lmac_count(nic->node, bgx);
287                 for (lmac = 0; lmac < lmac_cnt; lmac++)
288                         nic->vf_lmac_map[next_bgx_lmac++] =
289                                                 NIC_SET_VF_LMAC_MAP(bgx, lmac);
290                 nic->num_vf_en += lmac_cnt;
291
292                 /* Program LMAC credits */
293                 lmac_credit = (1ull << 1); /* channel credit enable */
294                 lmac_credit |= (0x1ff << 2); /* Max outstanding pkt count */
295                 /* 48KB BGX Tx buffer size, each unit is of size 16bytes */
296                 lmac_credit |= (((((48 * 1024) / lmac_cnt) -
297                                 NIC_HW_MAX_FRS) / 16) << 12);
298                 lmac = bgx * MAX_LMAC_PER_BGX;
299                 for (; lmac < lmac_cnt + (bgx * MAX_LMAC_PER_BGX); lmac++)
300                         nic_reg_write(nic,
301                                       NIC_PF_LMAC_0_7_CREDIT + (lmac * 8),
302                                       lmac_credit);
303         }
304 }
305
306 #define BGX0_BLOCK 8
307 #define BGX1_BLOCK 9
308
309 static void nic_init_hw(struct nicpf *nic)
310 {
311         int i;
312         u64 cqm_cfg;
313
314         /* Enable NIC HW block */
315         nic_reg_write(nic, NIC_PF_CFG, 0x3);
316
317         /* Enable backpressure */
318         nic_reg_write(nic, NIC_PF_BP_CFG, (1ULL << 6) | 0x03);
319
320         /* Disable TNS mode on both interfaces */
321         nic_reg_write(nic, NIC_PF_INTF_0_1_SEND_CFG,
322                       (NIC_TNS_BYPASS_MODE << 7) | BGX0_BLOCK);
323         nic_reg_write(nic, NIC_PF_INTF_0_1_SEND_CFG | (1 << 8),
324                       (NIC_TNS_BYPASS_MODE << 7) | BGX1_BLOCK);
325         nic_reg_write(nic, NIC_PF_INTF_0_1_BP_CFG,
326                       (1ULL << 63) | BGX0_BLOCK);
327         nic_reg_write(nic, NIC_PF_INTF_0_1_BP_CFG + (1 << 8),
328                       (1ULL << 63) | BGX1_BLOCK);
329
330         /* PKIND configuration */
331         nic->pkind.minlen = 0;
332         nic->pkind.maxlen = NIC_HW_MAX_FRS + ETH_HLEN;
333         nic->pkind.lenerr_en = 1;
334         nic->pkind.rx_hdr = 0;
335         nic->pkind.hdr_sl = 0;
336
337         for (i = 0; i < NIC_MAX_PKIND; i++)
338                 nic_reg_write(nic, NIC_PF_PKIND_0_15_CFG | (i << 3),
339                               *(u64 *)&nic->pkind);
340
341         nic_set_tx_pkt_pad(nic, NIC_HW_MIN_FRS);
342
343         /* Timer config */
344         nic_reg_write(nic, NIC_PF_INTR_TIMER_CFG, NICPF_CLK_PER_INT_TICK);
345
346         /* Enable VLAN ethertype matching and stripping */
347         nic_reg_write(nic, NIC_PF_RX_ETYPE_0_7,
348                       (2 << 19) | (ETYPE_ALG_VLAN_STRIP << 16) | ETH_P_8021Q);
349
350         /* Check if HW expected value is higher (could be in future chips) */
351         cqm_cfg = nic_reg_read(nic, NIC_PF_CQM_CFG);
352         if (cqm_cfg < NICPF_CQM_MIN_DROP_LEVEL)
353                 nic_reg_write(nic, NIC_PF_CQM_CFG, NICPF_CQM_MIN_DROP_LEVEL);
354 }
355
356 /* Channel parse index configuration */
357 static void nic_config_cpi(struct nicpf *nic, struct cpi_cfg_msg *cfg)
358 {
359         u32 vnic, bgx, lmac, chan;
360         u32 padd, cpi_count = 0;
361         u64 cpi_base, cpi, rssi_base, rssi;
362         u8  qset, rq_idx = 0;
363
364         vnic = cfg->vf_id;
365         bgx = NIC_GET_BGX_FROM_VF_LMAC_MAP(nic->vf_lmac_map[vnic]);
366         lmac = NIC_GET_LMAC_FROM_VF_LMAC_MAP(nic->vf_lmac_map[vnic]);
367
368         chan = (lmac * MAX_BGX_CHANS_PER_LMAC) + (bgx * NIC_CHANS_PER_INF);
369         cpi_base = (lmac * NIC_MAX_CPI_PER_LMAC) + (bgx * NIC_CPI_PER_BGX);
370         rssi_base = (lmac * nic->rss_ind_tbl_size) + (bgx * NIC_RSSI_PER_BGX);
371
372         /* Rx channel configuration */
373         nic_reg_write(nic, NIC_PF_CHAN_0_255_RX_BP_CFG | (chan << 3),
374                       (1ull << 63) | (vnic << 0));
375         nic_reg_write(nic, NIC_PF_CHAN_0_255_RX_CFG | (chan << 3),
376                       ((u64)cfg->cpi_alg << 62) | (cpi_base << 48));
377
378         if (cfg->cpi_alg == CPI_ALG_NONE)
379                 cpi_count = 1;
380         else if (cfg->cpi_alg == CPI_ALG_VLAN) /* 3 bits of PCP */
381                 cpi_count = 8;
382         else if (cfg->cpi_alg == CPI_ALG_VLAN16) /* 3 bits PCP + DEI */
383                 cpi_count = 16;
384         else if (cfg->cpi_alg == CPI_ALG_DIFF) /* 6bits DSCP */
385                 cpi_count = NIC_MAX_CPI_PER_LMAC;
386
387         /* RSS Qset, Qidx mapping */
388         qset = cfg->vf_id;
389         rssi = rssi_base;
390         for (; rssi < (rssi_base + cfg->rq_cnt); rssi++) {
391                 nic_reg_write(nic, NIC_PF_RSSI_0_4097_RQ | (rssi << 3),
392                               (qset << 3) | rq_idx);
393                 rq_idx++;
394         }
395
396         rssi = 0;
397         cpi = cpi_base;
398         for (; cpi < (cpi_base + cpi_count); cpi++) {
399                 /* Determine port to channel adder */
400                 if (cfg->cpi_alg != CPI_ALG_DIFF)
401                         padd = cpi % cpi_count;
402                 else
403                         padd = cpi % 8; /* 3 bits CS out of 6bits DSCP */
404
405                 /* Leave RSS_SIZE as '0' to disable RSS */
406                 if (pass1_silicon(nic)) {
407                         nic_reg_write(nic, NIC_PF_CPI_0_2047_CFG | (cpi << 3),
408                                       (vnic << 24) | (padd << 16) |
409                                       (rssi_base + rssi));
410                 } else {
411                         /* Set MPI_ALG to '0' to disable MCAM parsing */
412                         nic_reg_write(nic, NIC_PF_CPI_0_2047_CFG | (cpi << 3),
413                                       (padd << 16));
414                         /* MPI index is same as CPI if MPI_ALG is not enabled */
415                         nic_reg_write(nic, NIC_PF_MPI_0_2047_CFG | (cpi << 3),
416                                       (vnic << 24) | (rssi_base + rssi));
417                 }
418
419                 if ((rssi + 1) >= cfg->rq_cnt)
420                         continue;
421
422                 if (cfg->cpi_alg == CPI_ALG_VLAN)
423                         rssi++;
424                 else if (cfg->cpi_alg == CPI_ALG_VLAN16)
425                         rssi = ((cpi - cpi_base) & 0xe) >> 1;
426                 else if (cfg->cpi_alg == CPI_ALG_DIFF)
427                         rssi = ((cpi - cpi_base) & 0x38) >> 3;
428         }
429         nic->cpi_base[cfg->vf_id] = cpi_base;
430         nic->rssi_base[cfg->vf_id] = rssi_base;
431 }
432
433 /* Responsds to VF with its RSS indirection table size */
434 static void nic_send_rss_size(struct nicpf *nic, int vf)
435 {
436         union nic_mbx mbx = {};
437         u64  *msg;
438
439         msg = (u64 *)&mbx;
440
441         mbx.rss_size.msg = NIC_MBOX_MSG_RSS_SIZE;
442         mbx.rss_size.ind_tbl_size = nic->rss_ind_tbl_size;
443         nic_send_msg_to_vf(nic, vf, &mbx);
444 }
445
446 /* Receive side scaling configuration
447  * configure:
448  * - RSS index
449  * - indir table i.e hash::RQ mapping
450  * - no of hash bits to consider
451  */
452 static void nic_config_rss(struct nicpf *nic, struct rss_cfg_msg *cfg)
453 {
454         u8  qset, idx = 0;
455         u64 cpi_cfg, cpi_base, rssi_base, rssi;
456         u64 idx_addr;
457
458         rssi_base = nic->rssi_base[cfg->vf_id] + cfg->tbl_offset;
459
460         rssi = rssi_base;
461         qset = cfg->vf_id;
462
463         for (; rssi < (rssi_base + cfg->tbl_len); rssi++) {
464                 u8 svf = cfg->ind_tbl[idx] >> 3;
465
466                 if (svf)
467                         qset = nic->vf_sqs[cfg->vf_id][svf - 1];
468                 else
469                         qset = cfg->vf_id;
470                 nic_reg_write(nic, NIC_PF_RSSI_0_4097_RQ | (rssi << 3),
471                               (qset << 3) | (cfg->ind_tbl[idx] & 0x7));
472                 idx++;
473         }
474
475         cpi_base = nic->cpi_base[cfg->vf_id];
476         if (pass1_silicon(nic))
477                 idx_addr = NIC_PF_CPI_0_2047_CFG;
478         else
479                 idx_addr = NIC_PF_MPI_0_2047_CFG;
480         cpi_cfg = nic_reg_read(nic, idx_addr | (cpi_base << 3));
481         cpi_cfg &= ~(0xFULL << 20);
482         cpi_cfg |= (cfg->hash_bits << 20);
483         nic_reg_write(nic, idx_addr | (cpi_base << 3), cpi_cfg);
484 }
485
486 /* 4 level transmit side scheduler configutation
487  * for TNS bypass mode
488  *
489  * Sample configuration for SQ0
490  * VNIC0-SQ0 -> TL4(0)   -> TL3[0]   -> TL2[0]  -> TL1[0] -> BGX0
491  * VNIC1-SQ0 -> TL4(8)   -> TL3[2]   -> TL2[0]  -> TL1[0] -> BGX0
492  * VNIC2-SQ0 -> TL4(16)  -> TL3[4]   -> TL2[1]  -> TL1[0] -> BGX0
493  * VNIC3-SQ0 -> TL4(24)  -> TL3[6]   -> TL2[1]  -> TL1[0] -> BGX0
494  * VNIC4-SQ0 -> TL4(512) -> TL3[128] -> TL2[32] -> TL1[1] -> BGX1
495  * VNIC5-SQ0 -> TL4(520) -> TL3[130] -> TL2[32] -> TL1[1] -> BGX1
496  * VNIC6-SQ0 -> TL4(528) -> TL3[132] -> TL2[33] -> TL1[1] -> BGX1
497  * VNIC7-SQ0 -> TL4(536) -> TL3[134] -> TL2[33] -> TL1[1] -> BGX1
498  */
499 static void nic_tx_channel_cfg(struct nicpf *nic, u8 vnic,
500                                struct sq_cfg_msg *sq)
501 {
502         u32 bgx, lmac, chan;
503         u32 tl2, tl3, tl4;
504         u32 rr_quantum;
505         u8 sq_idx = sq->sq_num;
506         u8 pqs_vnic;
507
508         if (sq->sqs_mode)
509                 pqs_vnic = nic->pqs_vf[vnic];
510         else
511                 pqs_vnic = vnic;
512
513         bgx = NIC_GET_BGX_FROM_VF_LMAC_MAP(nic->vf_lmac_map[pqs_vnic]);
514         lmac = NIC_GET_LMAC_FROM_VF_LMAC_MAP(nic->vf_lmac_map[pqs_vnic]);
515
516         /* 24 bytes for FCS, IPG and preamble */
517         rr_quantum = ((NIC_HW_MAX_FRS + 24) / 4);
518
519         tl4 = (lmac * NIC_TL4_PER_LMAC) + (bgx * NIC_TL4_PER_BGX);
520         tl4 += sq_idx;
521         if (sq->sqs_mode)
522                 tl4 += vnic * 8;
523
524         tl3 = tl4 / (NIC_MAX_TL4 / NIC_MAX_TL3);
525         nic_reg_write(nic, NIC_PF_QSET_0_127_SQ_0_7_CFG2 |
526                       ((u64)vnic << NIC_QS_ID_SHIFT) |
527                       ((u32)sq_idx << NIC_Q_NUM_SHIFT), tl4);
528         nic_reg_write(nic, NIC_PF_TL4_0_1023_CFG | (tl4 << 3),
529                       ((u64)vnic << 27) | ((u32)sq_idx << 24) | rr_quantum);
530
531         nic_reg_write(nic, NIC_PF_TL3_0_255_CFG | (tl3 << 3), rr_quantum);
532         chan = (lmac * MAX_BGX_CHANS_PER_LMAC) + (bgx * NIC_CHANS_PER_INF);
533         nic_reg_write(nic, NIC_PF_TL3_0_255_CHAN | (tl3 << 3), chan);
534         /* Enable backpressure on the channel */
535         nic_reg_write(nic, NIC_PF_CHAN_0_255_TX_CFG | (chan << 3), 1);
536
537         tl2 = tl3 >> 2;
538         nic_reg_write(nic, NIC_PF_TL3A_0_63_CFG | (tl2 << 3), tl2);
539         nic_reg_write(nic, NIC_PF_TL2_0_63_CFG | (tl2 << 3), rr_quantum);
540         /* No priorities as of now */
541         nic_reg_write(nic, NIC_PF_TL2_0_63_PRI | (tl2 << 3), 0x00);
542 }
543
544 /* Send primary nicvf pointer to secondary QS's VF */
545 static void nic_send_pnicvf(struct nicpf *nic, int sqs)
546 {
547         union nic_mbx mbx = {};
548
549         mbx.nicvf.msg = NIC_MBOX_MSG_PNICVF_PTR;
550         mbx.nicvf.nicvf = nic->nicvf[nic->pqs_vf[sqs]];
551         nic_send_msg_to_vf(nic, sqs, &mbx);
552 }
553
554 /* Send SQS's nicvf pointer to primary QS's VF */
555 static void nic_send_snicvf(struct nicpf *nic, struct nicvf_ptr *nicvf)
556 {
557         union nic_mbx mbx = {};
558         int sqs_id = nic->vf_sqs[nicvf->vf_id][nicvf->sqs_id];
559
560         mbx.nicvf.msg = NIC_MBOX_MSG_SNICVF_PTR;
561         mbx.nicvf.sqs_id = nicvf->sqs_id;
562         mbx.nicvf.nicvf = nic->nicvf[sqs_id];
563         nic_send_msg_to_vf(nic, nicvf->vf_id, &mbx);
564 }
565
566 /* Find next available Qset that can be assigned as a
567  * secondary Qset to a VF.
568  */
569 static int nic_nxt_avail_sqs(struct nicpf *nic)
570 {
571         int sqs;
572
573         for (sqs = 0; sqs < nic->num_sqs_en; sqs++) {
574                 if (!nic->sqs_used[sqs])
575                         nic->sqs_used[sqs] = true;
576                 else
577                         continue;
578                 return sqs + nic->num_vf_en;
579         }
580         return -1;
581 }
582
583 /* Allocate additional Qsets for requested VF */
584 static void nic_alloc_sqs(struct nicpf *nic, struct sqs_alloc *sqs)
585 {
586         union nic_mbx mbx = {};
587         int idx, alloc_qs = 0;
588         int sqs_id;
589
590         if (!nic->num_sqs_en)
591                 goto send_mbox;
592
593         for (idx = 0; idx < sqs->qs_count; idx++) {
594                 sqs_id = nic_nxt_avail_sqs(nic);
595                 if (sqs_id < 0)
596                         break;
597                 nic->vf_sqs[sqs->vf_id][idx] = sqs_id;
598                 nic->pqs_vf[sqs_id] = sqs->vf_id;
599                 alloc_qs++;
600         }
601
602 send_mbox:
603         mbx.sqs_alloc.msg = NIC_MBOX_MSG_ALLOC_SQS;
604         mbx.sqs_alloc.vf_id = sqs->vf_id;
605         mbx.sqs_alloc.qs_count = alloc_qs;
606         nic_send_msg_to_vf(nic, sqs->vf_id, &mbx);
607 }
608
609 static int nic_config_loopback(struct nicpf *nic, struct set_loopback *lbk)
610 {
611         int bgx_idx, lmac_idx;
612
613         if (lbk->vf_id > MAX_LMAC)
614                 return -1;
615
616         bgx_idx = NIC_GET_BGX_FROM_VF_LMAC_MAP(nic->vf_lmac_map[lbk->vf_id]);
617         lmac_idx = NIC_GET_LMAC_FROM_VF_LMAC_MAP(nic->vf_lmac_map[lbk->vf_id]);
618
619         bgx_lmac_internal_loopback(nic->node, bgx_idx, lmac_idx, lbk->enable);
620
621         return 0;
622 }
623
624 static void nic_enable_vf(struct nicpf *nic, int vf, bool enable)
625 {
626         int bgx, lmac;
627
628         nic->vf_enabled[vf] = enable;
629
630         if (vf >= nic->num_vf_en)
631                 return;
632
633         bgx = NIC_GET_BGX_FROM_VF_LMAC_MAP(nic->vf_lmac_map[vf]);
634         lmac = NIC_GET_LMAC_FROM_VF_LMAC_MAP(nic->vf_lmac_map[vf]);
635
636         bgx_lmac_rx_tx_enable(nic->node, bgx, lmac, enable);
637 }
638
639 /* Interrupt handler to handle mailbox messages from VFs */
640 static void nic_handle_mbx_intr(struct nicpf *nic, int vf)
641 {
642         union nic_mbx mbx = {};
643         u64 *mbx_data;
644         u64 mbx_addr;
645         u64 reg_addr;
646         u64 cfg;
647         int bgx, lmac;
648         int i;
649         int ret = 0;
650
651         nic->mbx_lock[vf] = true;
652
653         mbx_addr = nic_get_mbx_addr(vf);
654         mbx_data = (u64 *)&mbx;
655
656         for (i = 0; i < NIC_PF_VF_MAILBOX_SIZE; i++) {
657                 *mbx_data = nic_reg_read(nic, mbx_addr);
658                 mbx_data++;
659                 mbx_addr += sizeof(u64);
660         }
661
662         dev_dbg(&nic->pdev->dev, "%s: Mailbox msg %d from VF%d\n",
663                 __func__, mbx.msg.msg, vf);
664         switch (mbx.msg.msg) {
665         case NIC_MBOX_MSG_READY:
666                 nic_mbx_send_ready(nic, vf);
667                 if (vf < MAX_LMAC) {
668                         nic->link[vf] = 0;
669                         nic->duplex[vf] = 0;
670                         nic->speed[vf] = 0;
671                 }
672                 ret = 1;
673                 break;
674         case NIC_MBOX_MSG_QS_CFG:
675                 reg_addr = NIC_PF_QSET_0_127_CFG |
676                            (mbx.qs.num << NIC_QS_ID_SHIFT);
677                 cfg = mbx.qs.cfg;
678                 /* Check if its a secondary Qset */
679                 if (vf >= nic->num_vf_en) {
680                         cfg = cfg & (~0x7FULL);
681                         /* Assign this Qset to primary Qset's VF */
682                         cfg |= nic->pqs_vf[vf];
683                 }
684                 nic_reg_write(nic, reg_addr, cfg);
685                 break;
686         case NIC_MBOX_MSG_RQ_CFG:
687                 reg_addr = NIC_PF_QSET_0_127_RQ_0_7_CFG |
688                            (mbx.rq.qs_num << NIC_QS_ID_SHIFT) |
689                            (mbx.rq.rq_num << NIC_Q_NUM_SHIFT);
690                 nic_reg_write(nic, reg_addr, mbx.rq.cfg);
691                 break;
692         case NIC_MBOX_MSG_RQ_BP_CFG:
693                 reg_addr = NIC_PF_QSET_0_127_RQ_0_7_BP_CFG |
694                            (mbx.rq.qs_num << NIC_QS_ID_SHIFT) |
695                            (mbx.rq.rq_num << NIC_Q_NUM_SHIFT);
696                 nic_reg_write(nic, reg_addr, mbx.rq.cfg);
697                 break;
698         case NIC_MBOX_MSG_RQ_SW_SYNC:
699                 ret = nic_rcv_queue_sw_sync(nic);
700                 break;
701         case NIC_MBOX_MSG_RQ_DROP_CFG:
702                 reg_addr = NIC_PF_QSET_0_127_RQ_0_7_DROP_CFG |
703                            (mbx.rq.qs_num << NIC_QS_ID_SHIFT) |
704                            (mbx.rq.rq_num << NIC_Q_NUM_SHIFT);
705                 nic_reg_write(nic, reg_addr, mbx.rq.cfg);
706                 break;
707         case NIC_MBOX_MSG_SQ_CFG:
708                 reg_addr = NIC_PF_QSET_0_127_SQ_0_7_CFG |
709                            (mbx.sq.qs_num << NIC_QS_ID_SHIFT) |
710                            (mbx.sq.sq_num << NIC_Q_NUM_SHIFT);
711                 nic_reg_write(nic, reg_addr, mbx.sq.cfg);
712                 nic_tx_channel_cfg(nic, mbx.qs.num, &mbx.sq);
713                 break;
714         case NIC_MBOX_MSG_SET_MAC:
715                 if (vf >= nic->num_vf_en)
716                         break;
717                 lmac = mbx.mac.vf_id;
718                 bgx = NIC_GET_BGX_FROM_VF_LMAC_MAP(nic->vf_lmac_map[lmac]);
719                 lmac = NIC_GET_LMAC_FROM_VF_LMAC_MAP(nic->vf_lmac_map[lmac]);
720                 bgx_set_lmac_mac(nic->node, bgx, lmac, mbx.mac.mac_addr);
721                 break;
722         case NIC_MBOX_MSG_SET_MAX_FRS:
723                 ret = nic_update_hw_frs(nic, mbx.frs.max_frs,
724                                         mbx.frs.vf_id);
725                 break;
726         case NIC_MBOX_MSG_CPI_CFG:
727                 nic_config_cpi(nic, &mbx.cpi_cfg);
728                 break;
729         case NIC_MBOX_MSG_RSS_SIZE:
730                 nic_send_rss_size(nic, vf);
731                 goto unlock;
732         case NIC_MBOX_MSG_RSS_CFG:
733         case NIC_MBOX_MSG_RSS_CFG_CONT:
734                 nic_config_rss(nic, &mbx.rss_cfg);
735                 break;
736         case NIC_MBOX_MSG_CFG_DONE:
737                 /* Last message of VF config msg sequence */
738                 nic_enable_vf(nic, vf, true);
739                 goto unlock;
740         case NIC_MBOX_MSG_SHUTDOWN:
741                 /* First msg in VF teardown sequence */
742                 if (vf >= nic->num_vf_en)
743                         nic->sqs_used[vf - nic->num_vf_en] = false;
744                 nic->pqs_vf[vf] = 0;
745                 nic_enable_vf(nic, vf, false);
746                 break;
747         case NIC_MBOX_MSG_ALLOC_SQS:
748                 nic_alloc_sqs(nic, &mbx.sqs_alloc);
749                 goto unlock;
750         case NIC_MBOX_MSG_NICVF_PTR:
751                 nic->nicvf[vf] = mbx.nicvf.nicvf;
752                 break;
753         case NIC_MBOX_MSG_PNICVF_PTR:
754                 nic_send_pnicvf(nic, vf);
755                 goto unlock;
756         case NIC_MBOX_MSG_SNICVF_PTR:
757                 nic_send_snicvf(nic, &mbx.nicvf);
758                 goto unlock;
759         case NIC_MBOX_MSG_BGX_STATS:
760                 nic_get_bgx_stats(nic, &mbx.bgx_stats);
761                 goto unlock;
762         case NIC_MBOX_MSG_LOOPBACK:
763                 ret = nic_config_loopback(nic, &mbx.lbk);
764                 break;
765         default:
766                 dev_err(&nic->pdev->dev,
767                         "Invalid msg from VF%d, msg 0x%x\n", vf, mbx.msg.msg);
768                 break;
769         }
770
771         if (!ret)
772                 nic_mbx_send_ack(nic, vf);
773         else if (mbx.msg.msg != NIC_MBOX_MSG_READY)
774                 nic_mbx_send_nack(nic, vf);
775 unlock:
776         nic->mbx_lock[vf] = false;
777 }
778
779 static void nic_mbx_intr_handler (struct nicpf *nic, int mbx)
780 {
781         u64 intr;
782         u8  vf, vf_per_mbx_reg = 64;
783
784         intr = nic_reg_read(nic, NIC_PF_MAILBOX_INT + (mbx << 3));
785         dev_dbg(&nic->pdev->dev, "PF interrupt Mbox%d 0x%llx\n", mbx, intr);
786         for (vf = 0; vf < vf_per_mbx_reg; vf++) {
787                 if (intr & (1ULL << vf)) {
788                         dev_dbg(&nic->pdev->dev, "Intr from VF %d\n",
789                                 vf + (mbx * vf_per_mbx_reg));
790
791                         nic_handle_mbx_intr(nic, vf + (mbx * vf_per_mbx_reg));
792                         nic_clear_mbx_intr(nic, vf, mbx);
793                 }
794         }
795 }
796
797 static irqreturn_t nic_mbx0_intr_handler (int irq, void *nic_irq)
798 {
799         struct nicpf *nic = (struct nicpf *)nic_irq;
800
801         nic_mbx_intr_handler(nic, 0);
802
803         return IRQ_HANDLED;
804 }
805
806 static irqreturn_t nic_mbx1_intr_handler (int irq, void *nic_irq)
807 {
808         struct nicpf *nic = (struct nicpf *)nic_irq;
809
810         nic_mbx_intr_handler(nic, 1);
811
812         return IRQ_HANDLED;
813 }
814
815 static int nic_enable_msix(struct nicpf *nic)
816 {
817         int i, ret;
818
819         nic->num_vec = NIC_PF_MSIX_VECTORS;
820
821         for (i = 0; i < nic->num_vec; i++)
822                 nic->msix_entries[i].entry = i;
823
824         ret = pci_enable_msix(nic->pdev, nic->msix_entries, nic->num_vec);
825         if (ret) {
826                 dev_err(&nic->pdev->dev,
827                         "Request for #%d msix vectors failed\n",
828                            nic->num_vec);
829                 return ret;
830         }
831
832         nic->msix_enabled = 1;
833         return 0;
834 }
835
836 static void nic_disable_msix(struct nicpf *nic)
837 {
838         if (nic->msix_enabled) {
839                 pci_disable_msix(nic->pdev);
840                 nic->msix_enabled = 0;
841                 nic->num_vec = 0;
842         }
843 }
844
845 static void nic_free_all_interrupts(struct nicpf *nic)
846 {
847         int irq;
848
849         for (irq = 0; irq < nic->num_vec; irq++) {
850                 if (nic->irq_allocated[irq])
851                         free_irq(nic->msix_entries[irq].vector, nic);
852                 nic->irq_allocated[irq] = false;
853         }
854 }
855
856 static int nic_register_interrupts(struct nicpf *nic)
857 {
858         int ret;
859
860         /* Enable MSI-X */
861         ret = nic_enable_msix(nic);
862         if (ret)
863                 return ret;
864
865         /* Register mailbox interrupt handlers */
866         ret = request_irq(nic->msix_entries[NIC_PF_INTR_ID_MBOX0].vector,
867                           nic_mbx0_intr_handler, 0, "NIC Mbox0", nic);
868         if (ret)
869                 goto fail;
870
871         nic->irq_allocated[NIC_PF_INTR_ID_MBOX0] = true;
872
873         ret = request_irq(nic->msix_entries[NIC_PF_INTR_ID_MBOX1].vector,
874                           nic_mbx1_intr_handler, 0, "NIC Mbox1", nic);
875         if (ret)
876                 goto fail;
877
878         nic->irq_allocated[NIC_PF_INTR_ID_MBOX1] = true;
879
880         /* Enable mailbox interrupt */
881         nic_enable_mbx_intr(nic);
882         return 0;
883
884 fail:
885         dev_err(&nic->pdev->dev, "Request irq failed\n");
886         nic_free_all_interrupts(nic);
887         return ret;
888 }
889
890 static void nic_unregister_interrupts(struct nicpf *nic)
891 {
892         nic_free_all_interrupts(nic);
893         nic_disable_msix(nic);
894 }
895
896 static int nic_num_sqs_en(struct nicpf *nic, int vf_en)
897 {
898         int pos, sqs_per_vf = MAX_SQS_PER_VF_SINGLE_NODE;
899         u16 total_vf;
900
901         /* Check if its a multi-node environment */
902         if (nr_node_ids > 1)
903                 sqs_per_vf = MAX_SQS_PER_VF;
904
905         pos = pci_find_ext_capability(nic->pdev, PCI_EXT_CAP_ID_SRIOV);
906         pci_read_config_word(nic->pdev, (pos + PCI_SRIOV_TOTAL_VF), &total_vf);
907         return min(total_vf - vf_en, vf_en * sqs_per_vf);
908 }
909
910 static int nic_sriov_init(struct pci_dev *pdev, struct nicpf *nic)
911 {
912         int pos = 0;
913         int vf_en;
914         int err;
915         u16 total_vf_cnt;
916
917         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_SRIOV);
918         if (!pos) {
919                 dev_err(&pdev->dev, "SRIOV capability is not found in PCIe config space\n");
920                 return -ENODEV;
921         }
922
923         pci_read_config_word(pdev, (pos + PCI_SRIOV_TOTAL_VF), &total_vf_cnt);
924         if (total_vf_cnt < nic->num_vf_en)
925                 nic->num_vf_en = total_vf_cnt;
926
927         if (!total_vf_cnt)
928                 return 0;
929
930         vf_en = nic->num_vf_en;
931         nic->num_sqs_en = nic_num_sqs_en(nic, nic->num_vf_en);
932         vf_en += nic->num_sqs_en;
933
934         err = pci_enable_sriov(pdev, vf_en);
935         if (err) {
936                 dev_err(&pdev->dev, "SRIOV enable failed, num VF is %d\n",
937                         vf_en);
938                 nic->num_vf_en = 0;
939                 return err;
940         }
941
942         dev_info(&pdev->dev, "SRIOV enabled, number of VF available %d\n",
943                  vf_en);
944
945         nic->flags |= NIC_SRIOV_ENABLED;
946         return 0;
947 }
948
949 /* Poll for BGX LMAC link status and update corresponding VF
950  * if there is a change, valid only if internal L2 switch
951  * is not present otherwise VF link is always treated as up
952  */
953 static void nic_poll_for_link(struct work_struct *work)
954 {
955         union nic_mbx mbx = {};
956         struct nicpf *nic;
957         struct bgx_link_status link;
958         u8 vf, bgx, lmac;
959
960         nic = container_of(work, struct nicpf, dwork.work);
961
962         mbx.link_status.msg = NIC_MBOX_MSG_BGX_LINK_CHANGE;
963
964         for (vf = 0; vf < nic->num_vf_en; vf++) {
965                 /* Poll only if VF is UP */
966                 if (!nic->vf_enabled[vf])
967                         continue;
968
969                 /* Get BGX, LMAC indices for the VF */
970                 bgx = NIC_GET_BGX_FROM_VF_LMAC_MAP(nic->vf_lmac_map[vf]);
971                 lmac = NIC_GET_LMAC_FROM_VF_LMAC_MAP(nic->vf_lmac_map[vf]);
972                 /* Get interface link status */
973                 bgx_get_lmac_link_state(nic->node, bgx, lmac, &link);
974
975                 /* Inform VF only if link status changed */
976                 if (nic->link[vf] == link.link_up)
977                         continue;
978
979                 if (!nic->mbx_lock[vf]) {
980                         nic->link[vf] = link.link_up;
981                         nic->duplex[vf] = link.duplex;
982                         nic->speed[vf] = link.speed;
983
984                         /* Send a mbox message to VF with current link status */
985                         mbx.link_status.link_up = link.link_up;
986                         mbx.link_status.duplex = link.duplex;
987                         mbx.link_status.speed = link.speed;
988                         nic_send_msg_to_vf(nic, vf, &mbx);
989                 }
990         }
991         queue_delayed_work(nic->check_link, &nic->dwork, HZ * 2);
992 }
993
994 static int nic_probe(struct pci_dev *pdev, const struct pci_device_id *ent)
995 {
996         struct device *dev = &pdev->dev;
997         struct nicpf *nic;
998         int    err;
999
1000         BUILD_BUG_ON(sizeof(union nic_mbx) > 16);
1001
1002         nic = devm_kzalloc(dev, sizeof(*nic), GFP_KERNEL);
1003         if (!nic)
1004                 return -ENOMEM;
1005
1006         pci_set_drvdata(pdev, nic);
1007
1008         nic->pdev = pdev;
1009
1010         err = pci_enable_device(pdev);
1011         if (err) {
1012                 dev_err(dev, "Failed to enable PCI device\n");
1013                 pci_set_drvdata(pdev, NULL);
1014                 return err;
1015         }
1016
1017         err = pci_request_regions(pdev, DRV_NAME);
1018         if (err) {
1019                 dev_err(dev, "PCI request regions failed 0x%x\n", err);
1020                 goto err_disable_device;
1021         }
1022
1023         err = pci_set_dma_mask(pdev, DMA_BIT_MASK(48));
1024         if (err) {
1025                 dev_err(dev, "Unable to get usable DMA configuration\n");
1026                 goto err_release_regions;
1027         }
1028
1029         err = pci_set_consistent_dma_mask(pdev, DMA_BIT_MASK(48));
1030         if (err) {
1031                 dev_err(dev, "Unable to get 48-bit DMA for consistent allocations\n");
1032                 goto err_release_regions;
1033         }
1034
1035         /* MAP PF's configuration registers */
1036         nic->reg_base = pcim_iomap(pdev, PCI_CFG_REG_BAR_NUM, 0);
1037         if (!nic->reg_base) {
1038                 dev_err(dev, "Cannot map config register space, aborting\n");
1039                 err = -ENOMEM;
1040                 goto err_release_regions;
1041         }
1042
1043         nic->node = nic_get_node_id(pdev);
1044
1045         nic_set_lmac_vf_mapping(nic);
1046
1047         /* Initialize hardware */
1048         nic_init_hw(nic);
1049
1050         /* Set RSS TBL size for each VF */
1051         nic->rss_ind_tbl_size = NIC_MAX_RSS_IDR_TBL_SIZE;
1052
1053         /* Register interrupts */
1054         err = nic_register_interrupts(nic);
1055         if (err)
1056                 goto err_release_regions;
1057
1058         /* Configure SRIOV */
1059         err = nic_sriov_init(pdev, nic);
1060         if (err)
1061                 goto err_unregister_interrupts;
1062
1063         /* Register a physical link status poll fn() */
1064         nic->check_link = alloc_workqueue("check_link_status",
1065                                           WQ_UNBOUND | WQ_MEM_RECLAIM, 1);
1066         if (!nic->check_link) {
1067                 err = -ENOMEM;
1068                 goto err_disable_sriov;
1069         }
1070
1071         INIT_DELAYED_WORK(&nic->dwork, nic_poll_for_link);
1072         queue_delayed_work(nic->check_link, &nic->dwork, 0);
1073
1074         return 0;
1075
1076 err_disable_sriov:
1077         if (nic->flags & NIC_SRIOV_ENABLED)
1078                 pci_disable_sriov(pdev);
1079 err_unregister_interrupts:
1080         nic_unregister_interrupts(nic);
1081 err_release_regions:
1082         pci_release_regions(pdev);
1083 err_disable_device:
1084         pci_disable_device(pdev);
1085         pci_set_drvdata(pdev, NULL);
1086         return err;
1087 }
1088
1089 static void nic_remove(struct pci_dev *pdev)
1090 {
1091         struct nicpf *nic = pci_get_drvdata(pdev);
1092
1093         if (nic->flags & NIC_SRIOV_ENABLED)
1094                 pci_disable_sriov(pdev);
1095
1096         if (nic->check_link) {
1097                 /* Destroy work Queue */
1098                 cancel_delayed_work_sync(&nic->dwork);
1099                 destroy_workqueue(nic->check_link);
1100         }
1101
1102         nic_unregister_interrupts(nic);
1103         pci_release_regions(pdev);
1104         pci_disable_device(pdev);
1105         pci_set_drvdata(pdev, NULL);
1106 }
1107
1108 static struct pci_driver nic_driver = {
1109         .name = DRV_NAME,
1110         .id_table = nic_id_table,
1111         .probe = nic_probe,
1112         .remove = nic_remove,
1113 };
1114
1115 static int __init nic_init_module(void)
1116 {
1117         pr_info("%s, ver %s\n", DRV_NAME, DRV_VERSION);
1118
1119         return pci_register_driver(&nic_driver);
1120 }
1121
1122 static void __exit nic_cleanup_module(void)
1123 {
1124         pci_unregister_driver(&nic_driver);
1125 }
1126
1127 module_init(nic_init_module);
1128 module_exit(nic_cleanup_module);