Upgrade to 4.4.50-rt62
[kvmfornfv.git] / kernel / drivers / gpu / drm / radeon / radeon_device.c
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  */
28 #include <linux/console.h>
29 #include <linux/slab.h>
30 #include <drm/drmP.h>
31 #include <drm/drm_crtc_helper.h>
32 #include <drm/radeon_drm.h>
33 #include <linux/vgaarb.h>
34 #include <linux/vga_switcheroo.h>
35 #include <linux/efi.h>
36 #include "radeon_reg.h"
37 #include "radeon.h"
38 #include "atom.h"
39
40 static const char radeon_family_name[][16] = {
41         "R100",
42         "RV100",
43         "RS100",
44         "RV200",
45         "RS200",
46         "R200",
47         "RV250",
48         "RS300",
49         "RV280",
50         "R300",
51         "R350",
52         "RV350",
53         "RV380",
54         "R420",
55         "R423",
56         "RV410",
57         "RS400",
58         "RS480",
59         "RS600",
60         "RS690",
61         "RS740",
62         "RV515",
63         "R520",
64         "RV530",
65         "RV560",
66         "RV570",
67         "R580",
68         "R600",
69         "RV610",
70         "RV630",
71         "RV670",
72         "RV620",
73         "RV635",
74         "RS780",
75         "RS880",
76         "RV770",
77         "RV730",
78         "RV710",
79         "RV740",
80         "CEDAR",
81         "REDWOOD",
82         "JUNIPER",
83         "CYPRESS",
84         "HEMLOCK",
85         "PALM",
86         "SUMO",
87         "SUMO2",
88         "BARTS",
89         "TURKS",
90         "CAICOS",
91         "CAYMAN",
92         "ARUBA",
93         "TAHITI",
94         "PITCAIRN",
95         "VERDE",
96         "OLAND",
97         "HAINAN",
98         "BONAIRE",
99         "KAVERI",
100         "KABINI",
101         "HAWAII",
102         "MULLINS",
103         "LAST",
104 };
105
106 #define RADEON_PX_QUIRK_DISABLE_PX  (1 << 0)
107 #define RADEON_PX_QUIRK_LONG_WAKEUP (1 << 1)
108
109 struct radeon_px_quirk {
110         u32 chip_vendor;
111         u32 chip_device;
112         u32 subsys_vendor;
113         u32 subsys_device;
114         u32 px_quirk_flags;
115 };
116
117 static struct radeon_px_quirk radeon_px_quirk_list[] = {
118         /* Acer aspire 5560g (CPU: AMD A4-3305M; GPU: AMD Radeon HD 6480g + 7470m)
119          * https://bugzilla.kernel.org/show_bug.cgi?id=74551
120          */
121         { PCI_VENDOR_ID_ATI, 0x6760, 0x1025, 0x0672, RADEON_PX_QUIRK_DISABLE_PX },
122         /* Asus K73TA laptop with AMD A6-3400M APU and Radeon 6550 GPU
123          * https://bugzilla.kernel.org/show_bug.cgi?id=51381
124          */
125         { PCI_VENDOR_ID_ATI, 0x6741, 0x1043, 0x108c, RADEON_PX_QUIRK_DISABLE_PX },
126         /* Asus K53TK laptop with AMD A6-3420M APU and Radeon 7670m GPU
127          * https://bugzilla.kernel.org/show_bug.cgi?id=51381
128          */
129         { PCI_VENDOR_ID_ATI, 0x6840, 0x1043, 0x2122, RADEON_PX_QUIRK_DISABLE_PX },
130         /* macbook pro 8.2 */
131         { PCI_VENDOR_ID_ATI, 0x6741, PCI_VENDOR_ID_APPLE, 0x00e2, RADEON_PX_QUIRK_LONG_WAKEUP },
132         { 0, 0, 0, 0, 0 },
133 };
134
135 bool radeon_is_px(struct drm_device *dev)
136 {
137         struct radeon_device *rdev = dev->dev_private;
138
139         if (rdev->flags & RADEON_IS_PX)
140                 return true;
141         return false;
142 }
143
144 static void radeon_device_handle_px_quirks(struct radeon_device *rdev)
145 {
146         struct radeon_px_quirk *p = radeon_px_quirk_list;
147
148         /* Apply PX quirks */
149         while (p && p->chip_device != 0) {
150                 if (rdev->pdev->vendor == p->chip_vendor &&
151                     rdev->pdev->device == p->chip_device &&
152                     rdev->pdev->subsystem_vendor == p->subsys_vendor &&
153                     rdev->pdev->subsystem_device == p->subsys_device) {
154                         rdev->px_quirk_flags = p->px_quirk_flags;
155                         break;
156                 }
157                 ++p;
158         }
159
160         if (rdev->px_quirk_flags & RADEON_PX_QUIRK_DISABLE_PX)
161                 rdev->flags &= ~RADEON_IS_PX;
162 }
163
164 /**
165  * radeon_program_register_sequence - program an array of registers.
166  *
167  * @rdev: radeon_device pointer
168  * @registers: pointer to the register array
169  * @array_size: size of the register array
170  *
171  * Programs an array or registers with and and or masks.
172  * This is a helper for setting golden registers.
173  */
174 void radeon_program_register_sequence(struct radeon_device *rdev,
175                                       const u32 *registers,
176                                       const u32 array_size)
177 {
178         u32 tmp, reg, and_mask, or_mask;
179         int i;
180
181         if (array_size % 3)
182                 return;
183
184         for (i = 0; i < array_size; i +=3) {
185                 reg = registers[i + 0];
186                 and_mask = registers[i + 1];
187                 or_mask = registers[i + 2];
188
189                 if (and_mask == 0xffffffff) {
190                         tmp = or_mask;
191                 } else {
192                         tmp = RREG32(reg);
193                         tmp &= ~and_mask;
194                         tmp |= or_mask;
195                 }
196                 WREG32(reg, tmp);
197         }
198 }
199
200 void radeon_pci_config_reset(struct radeon_device *rdev)
201 {
202         pci_write_config_dword(rdev->pdev, 0x7c, RADEON_ASIC_RESET_DATA);
203 }
204
205 /**
206  * radeon_surface_init - Clear GPU surface registers.
207  *
208  * @rdev: radeon_device pointer
209  *
210  * Clear GPU surface registers (r1xx-r5xx).
211  */
212 void radeon_surface_init(struct radeon_device *rdev)
213 {
214         /* FIXME: check this out */
215         if (rdev->family < CHIP_R600) {
216                 int i;
217
218                 for (i = 0; i < RADEON_GEM_MAX_SURFACES; i++) {
219                         if (rdev->surface_regs[i].bo)
220                                 radeon_bo_get_surface_reg(rdev->surface_regs[i].bo);
221                         else
222                                 radeon_clear_surface_reg(rdev, i);
223                 }
224                 /* enable surfaces */
225                 WREG32(RADEON_SURFACE_CNTL, 0);
226         }
227 }
228
229 /*
230  * GPU scratch registers helpers function.
231  */
232 /**
233  * radeon_scratch_init - Init scratch register driver information.
234  *
235  * @rdev: radeon_device pointer
236  *
237  * Init CP scratch register driver information (r1xx-r5xx)
238  */
239 void radeon_scratch_init(struct radeon_device *rdev)
240 {
241         int i;
242
243         /* FIXME: check this out */
244         if (rdev->family < CHIP_R300) {
245                 rdev->scratch.num_reg = 5;
246         } else {
247                 rdev->scratch.num_reg = 7;
248         }
249         rdev->scratch.reg_base = RADEON_SCRATCH_REG0;
250         for (i = 0; i < rdev->scratch.num_reg; i++) {
251                 rdev->scratch.free[i] = true;
252                 rdev->scratch.reg[i] = rdev->scratch.reg_base + (i * 4);
253         }
254 }
255
256 /**
257  * radeon_scratch_get - Allocate a scratch register
258  *
259  * @rdev: radeon_device pointer
260  * @reg: scratch register mmio offset
261  *
262  * Allocate a CP scratch register for use by the driver (all asics).
263  * Returns 0 on success or -EINVAL on failure.
264  */
265 int radeon_scratch_get(struct radeon_device *rdev, uint32_t *reg)
266 {
267         int i;
268
269         for (i = 0; i < rdev->scratch.num_reg; i++) {
270                 if (rdev->scratch.free[i]) {
271                         rdev->scratch.free[i] = false;
272                         *reg = rdev->scratch.reg[i];
273                         return 0;
274                 }
275         }
276         return -EINVAL;
277 }
278
279 /**
280  * radeon_scratch_free - Free a scratch register
281  *
282  * @rdev: radeon_device pointer
283  * @reg: scratch register mmio offset
284  *
285  * Free a CP scratch register allocated for use by the driver (all asics)
286  */
287 void radeon_scratch_free(struct radeon_device *rdev, uint32_t reg)
288 {
289         int i;
290
291         for (i = 0; i < rdev->scratch.num_reg; i++) {
292                 if (rdev->scratch.reg[i] == reg) {
293                         rdev->scratch.free[i] = true;
294                         return;
295                 }
296         }
297 }
298
299 /*
300  * GPU doorbell aperture helpers function.
301  */
302 /**
303  * radeon_doorbell_init - Init doorbell driver information.
304  *
305  * @rdev: radeon_device pointer
306  *
307  * Init doorbell driver information (CIK)
308  * Returns 0 on success, error on failure.
309  */
310 static int radeon_doorbell_init(struct radeon_device *rdev)
311 {
312         /* doorbell bar mapping */
313         rdev->doorbell.base = pci_resource_start(rdev->pdev, 2);
314         rdev->doorbell.size = pci_resource_len(rdev->pdev, 2);
315
316         rdev->doorbell.num_doorbells = min_t(u32, rdev->doorbell.size / sizeof(u32), RADEON_MAX_DOORBELLS);
317         if (rdev->doorbell.num_doorbells == 0)
318                 return -EINVAL;
319
320         rdev->doorbell.ptr = ioremap(rdev->doorbell.base, rdev->doorbell.num_doorbells * sizeof(u32));
321         if (rdev->doorbell.ptr == NULL) {
322                 return -ENOMEM;
323         }
324         DRM_INFO("doorbell mmio base: 0x%08X\n", (uint32_t)rdev->doorbell.base);
325         DRM_INFO("doorbell mmio size: %u\n", (unsigned)rdev->doorbell.size);
326
327         memset(&rdev->doorbell.used, 0, sizeof(rdev->doorbell.used));
328
329         return 0;
330 }
331
332 /**
333  * radeon_doorbell_fini - Tear down doorbell driver information.
334  *
335  * @rdev: radeon_device pointer
336  *
337  * Tear down doorbell driver information (CIK)
338  */
339 static void radeon_doorbell_fini(struct radeon_device *rdev)
340 {
341         iounmap(rdev->doorbell.ptr);
342         rdev->doorbell.ptr = NULL;
343 }
344
345 /**
346  * radeon_doorbell_get - Allocate a doorbell entry
347  *
348  * @rdev: radeon_device pointer
349  * @doorbell: doorbell index
350  *
351  * Allocate a doorbell for use by the driver (all asics).
352  * Returns 0 on success or -EINVAL on failure.
353  */
354 int radeon_doorbell_get(struct radeon_device *rdev, u32 *doorbell)
355 {
356         unsigned long offset = find_first_zero_bit(rdev->doorbell.used, rdev->doorbell.num_doorbells);
357         if (offset < rdev->doorbell.num_doorbells) {
358                 __set_bit(offset, rdev->doorbell.used);
359                 *doorbell = offset;
360                 return 0;
361         } else {
362                 return -EINVAL;
363         }
364 }
365
366 /**
367  * radeon_doorbell_free - Free a doorbell entry
368  *
369  * @rdev: radeon_device pointer
370  * @doorbell: doorbell index
371  *
372  * Free a doorbell allocated for use by the driver (all asics)
373  */
374 void radeon_doorbell_free(struct radeon_device *rdev, u32 doorbell)
375 {
376         if (doorbell < rdev->doorbell.num_doorbells)
377                 __clear_bit(doorbell, rdev->doorbell.used);
378 }
379
380 /**
381  * radeon_doorbell_get_kfd_info - Report doorbell configuration required to
382  *                                setup KFD
383  *
384  * @rdev: radeon_device pointer
385  * @aperture_base: output returning doorbell aperture base physical address
386  * @aperture_size: output returning doorbell aperture size in bytes
387  * @start_offset: output returning # of doorbell bytes reserved for radeon.
388  *
389  * Radeon and the KFD share the doorbell aperture. Radeon sets it up,
390  * takes doorbells required for its own rings and reports the setup to KFD.
391  * Radeon reserved doorbells are at the start of the doorbell aperture.
392  */
393 void radeon_doorbell_get_kfd_info(struct radeon_device *rdev,
394                                   phys_addr_t *aperture_base,
395                                   size_t *aperture_size,
396                                   size_t *start_offset)
397 {
398         /* The first num_doorbells are used by radeon.
399          * KFD takes whatever's left in the aperture. */
400         if (rdev->doorbell.size > rdev->doorbell.num_doorbells * sizeof(u32)) {
401                 *aperture_base = rdev->doorbell.base;
402                 *aperture_size = rdev->doorbell.size;
403                 *start_offset = rdev->doorbell.num_doorbells * sizeof(u32);
404         } else {
405                 *aperture_base = 0;
406                 *aperture_size = 0;
407                 *start_offset = 0;
408         }
409 }
410
411 /*
412  * radeon_wb_*()
413  * Writeback is the the method by which the the GPU updates special pages
414  * in memory with the status of certain GPU events (fences, ring pointers,
415  * etc.).
416  */
417
418 /**
419  * radeon_wb_disable - Disable Writeback
420  *
421  * @rdev: radeon_device pointer
422  *
423  * Disables Writeback (all asics).  Used for suspend.
424  */
425 void radeon_wb_disable(struct radeon_device *rdev)
426 {
427         rdev->wb.enabled = false;
428 }
429
430 /**
431  * radeon_wb_fini - Disable Writeback and free memory
432  *
433  * @rdev: radeon_device pointer
434  *
435  * Disables Writeback and frees the Writeback memory (all asics).
436  * Used at driver shutdown.
437  */
438 void radeon_wb_fini(struct radeon_device *rdev)
439 {
440         radeon_wb_disable(rdev);
441         if (rdev->wb.wb_obj) {
442                 if (!radeon_bo_reserve(rdev->wb.wb_obj, false)) {
443                         radeon_bo_kunmap(rdev->wb.wb_obj);
444                         radeon_bo_unpin(rdev->wb.wb_obj);
445                         radeon_bo_unreserve(rdev->wb.wb_obj);
446                 }
447                 radeon_bo_unref(&rdev->wb.wb_obj);
448                 rdev->wb.wb = NULL;
449                 rdev->wb.wb_obj = NULL;
450         }
451 }
452
453 /**
454  * radeon_wb_init- Init Writeback driver info and allocate memory
455  *
456  * @rdev: radeon_device pointer
457  *
458  * Disables Writeback and frees the Writeback memory (all asics).
459  * Used at driver startup.
460  * Returns 0 on success or an -error on failure.
461  */
462 int radeon_wb_init(struct radeon_device *rdev)
463 {
464         int r;
465
466         if (rdev->wb.wb_obj == NULL) {
467                 r = radeon_bo_create(rdev, RADEON_GPU_PAGE_SIZE, PAGE_SIZE, true,
468                                      RADEON_GEM_DOMAIN_GTT, 0, NULL, NULL,
469                                      &rdev->wb.wb_obj);
470                 if (r) {
471                         dev_warn(rdev->dev, "(%d) create WB bo failed\n", r);
472                         return r;
473                 }
474                 r = radeon_bo_reserve(rdev->wb.wb_obj, false);
475                 if (unlikely(r != 0)) {
476                         radeon_wb_fini(rdev);
477                         return r;
478                 }
479                 r = radeon_bo_pin(rdev->wb.wb_obj, RADEON_GEM_DOMAIN_GTT,
480                                 &rdev->wb.gpu_addr);
481                 if (r) {
482                         radeon_bo_unreserve(rdev->wb.wb_obj);
483                         dev_warn(rdev->dev, "(%d) pin WB bo failed\n", r);
484                         radeon_wb_fini(rdev);
485                         return r;
486                 }
487                 r = radeon_bo_kmap(rdev->wb.wb_obj, (void **)&rdev->wb.wb);
488                 radeon_bo_unreserve(rdev->wb.wb_obj);
489                 if (r) {
490                         dev_warn(rdev->dev, "(%d) map WB bo failed\n", r);
491                         radeon_wb_fini(rdev);
492                         return r;
493                 }
494         }
495
496         /* clear wb memory */
497         memset((char *)rdev->wb.wb, 0, RADEON_GPU_PAGE_SIZE);
498         /* disable event_write fences */
499         rdev->wb.use_event = false;
500         /* disabled via module param */
501         if (radeon_no_wb == 1) {
502                 rdev->wb.enabled = false;
503         } else {
504                 if (rdev->flags & RADEON_IS_AGP) {
505                         /* often unreliable on AGP */
506                         rdev->wb.enabled = false;
507                 } else if (rdev->family < CHIP_R300) {
508                         /* often unreliable on pre-r300 */
509                         rdev->wb.enabled = false;
510                 } else {
511                         rdev->wb.enabled = true;
512                         /* event_write fences are only available on r600+ */
513                         if (rdev->family >= CHIP_R600) {
514                                 rdev->wb.use_event = true;
515                         }
516                 }
517         }
518         /* always use writeback/events on NI, APUs */
519         if (rdev->family >= CHIP_PALM) {
520                 rdev->wb.enabled = true;
521                 rdev->wb.use_event = true;
522         }
523
524         dev_info(rdev->dev, "WB %sabled\n", rdev->wb.enabled ? "en" : "dis");
525
526         return 0;
527 }
528
529 /**
530  * radeon_vram_location - try to find VRAM location
531  * @rdev: radeon device structure holding all necessary informations
532  * @mc: memory controller structure holding memory informations
533  * @base: base address at which to put VRAM
534  *
535  * Function will place try to place VRAM at base address provided
536  * as parameter (which is so far either PCI aperture address or
537  * for IGP TOM base address).
538  *
539  * If there is not enough space to fit the unvisible VRAM in the 32bits
540  * address space then we limit the VRAM size to the aperture.
541  *
542  * If we are using AGP and if the AGP aperture doesn't allow us to have
543  * room for all the VRAM than we restrict the VRAM to the PCI aperture
544  * size and print a warning.
545  *
546  * This function will never fails, worst case are limiting VRAM.
547  *
548  * Note: GTT start, end, size should be initialized before calling this
549  * function on AGP platform.
550  *
551  * Note: We don't explicitly enforce VRAM start to be aligned on VRAM size,
552  * this shouldn't be a problem as we are using the PCI aperture as a reference.
553  * Otherwise this would be needed for rv280, all r3xx, and all r4xx, but
554  * not IGP.
555  *
556  * Note: we use mc_vram_size as on some board we need to program the mc to
557  * cover the whole aperture even if VRAM size is inferior to aperture size
558  * Novell bug 204882 + along with lots of ubuntu ones
559  *
560  * Note: when limiting vram it's safe to overwritte real_vram_size because
561  * we are not in case where real_vram_size is inferior to mc_vram_size (ie
562  * note afected by bogus hw of Novell bug 204882 + along with lots of ubuntu
563  * ones)
564  *
565  * Note: IGP TOM addr should be the same as the aperture addr, we don't
566  * explicitly check for that thought.
567  *
568  * FIXME: when reducing VRAM size align new size on power of 2.
569  */
570 void radeon_vram_location(struct radeon_device *rdev, struct radeon_mc *mc, u64 base)
571 {
572         uint64_t limit = (uint64_t)radeon_vram_limit << 20;
573
574         mc->vram_start = base;
575         if (mc->mc_vram_size > (rdev->mc.mc_mask - base + 1)) {
576                 dev_warn(rdev->dev, "limiting VRAM to PCI aperture size\n");
577                 mc->real_vram_size = mc->aper_size;
578                 mc->mc_vram_size = mc->aper_size;
579         }
580         mc->vram_end = mc->vram_start + mc->mc_vram_size - 1;
581         if (rdev->flags & RADEON_IS_AGP && mc->vram_end > mc->gtt_start && mc->vram_start <= mc->gtt_end) {
582                 dev_warn(rdev->dev, "limiting VRAM to PCI aperture size\n");
583                 mc->real_vram_size = mc->aper_size;
584                 mc->mc_vram_size = mc->aper_size;
585         }
586         mc->vram_end = mc->vram_start + mc->mc_vram_size - 1;
587         if (limit && limit < mc->real_vram_size)
588                 mc->real_vram_size = limit;
589         dev_info(rdev->dev, "VRAM: %lluM 0x%016llX - 0x%016llX (%lluM used)\n",
590                         mc->mc_vram_size >> 20, mc->vram_start,
591                         mc->vram_end, mc->real_vram_size >> 20);
592 }
593
594 /**
595  * radeon_gtt_location - try to find GTT location
596  * @rdev: radeon device structure holding all necessary informations
597  * @mc: memory controller structure holding memory informations
598  *
599  * Function will place try to place GTT before or after VRAM.
600  *
601  * If GTT size is bigger than space left then we ajust GTT size.
602  * Thus function will never fails.
603  *
604  * FIXME: when reducing GTT size align new size on power of 2.
605  */
606 void radeon_gtt_location(struct radeon_device *rdev, struct radeon_mc *mc)
607 {
608         u64 size_af, size_bf;
609
610         size_af = ((rdev->mc.mc_mask - mc->vram_end) + mc->gtt_base_align) & ~mc->gtt_base_align;
611         size_bf = mc->vram_start & ~mc->gtt_base_align;
612         if (size_bf > size_af) {
613                 if (mc->gtt_size > size_bf) {
614                         dev_warn(rdev->dev, "limiting GTT\n");
615                         mc->gtt_size = size_bf;
616                 }
617                 mc->gtt_start = (mc->vram_start & ~mc->gtt_base_align) - mc->gtt_size;
618         } else {
619                 if (mc->gtt_size > size_af) {
620                         dev_warn(rdev->dev, "limiting GTT\n");
621                         mc->gtt_size = size_af;
622                 }
623                 mc->gtt_start = (mc->vram_end + 1 + mc->gtt_base_align) & ~mc->gtt_base_align;
624         }
625         mc->gtt_end = mc->gtt_start + mc->gtt_size - 1;
626         dev_info(rdev->dev, "GTT: %lluM 0x%016llX - 0x%016llX\n",
627                         mc->gtt_size >> 20, mc->gtt_start, mc->gtt_end);
628 }
629
630 /*
631  * GPU helpers function.
632  */
633
634 /**
635  * radeon_device_is_virtual - check if we are running is a virtual environment
636  *
637  * Check if the asic has been passed through to a VM (all asics).
638  * Used at driver startup.
639  * Returns true if virtual or false if not.
640  */
641 static bool radeon_device_is_virtual(void)
642 {
643 #ifdef CONFIG_X86
644         return boot_cpu_has(X86_FEATURE_HYPERVISOR);
645 #else
646         return false;
647 #endif
648 }
649
650 /**
651  * radeon_card_posted - check if the hw has already been initialized
652  *
653  * @rdev: radeon_device pointer
654  *
655  * Check if the asic has been initialized (all asics).
656  * Used at driver startup.
657  * Returns true if initialized or false if not.
658  */
659 bool radeon_card_posted(struct radeon_device *rdev)
660 {
661         uint32_t reg;
662
663         /* for pass through, always force asic_init for CI */
664         if (rdev->family >= CHIP_BONAIRE &&
665             radeon_device_is_virtual())
666                 return false;
667
668         /* required for EFI mode on macbook2,1 which uses an r5xx asic */
669         if (efi_enabled(EFI_BOOT) &&
670             (rdev->pdev->subsystem_vendor == PCI_VENDOR_ID_APPLE) &&
671             (rdev->family < CHIP_R600))
672                 return false;
673
674         if (ASIC_IS_NODCE(rdev))
675                 goto check_memsize;
676
677         /* first check CRTCs */
678         if (ASIC_IS_DCE4(rdev)) {
679                 reg = RREG32(EVERGREEN_CRTC_CONTROL + EVERGREEN_CRTC0_REGISTER_OFFSET) |
680                         RREG32(EVERGREEN_CRTC_CONTROL + EVERGREEN_CRTC1_REGISTER_OFFSET);
681                         if (rdev->num_crtc >= 4) {
682                                 reg |= RREG32(EVERGREEN_CRTC_CONTROL + EVERGREEN_CRTC2_REGISTER_OFFSET) |
683                                         RREG32(EVERGREEN_CRTC_CONTROL + EVERGREEN_CRTC3_REGISTER_OFFSET);
684                         }
685                         if (rdev->num_crtc >= 6) {
686                                 reg |= RREG32(EVERGREEN_CRTC_CONTROL + EVERGREEN_CRTC4_REGISTER_OFFSET) |
687                                         RREG32(EVERGREEN_CRTC_CONTROL + EVERGREEN_CRTC5_REGISTER_OFFSET);
688                         }
689                 if (reg & EVERGREEN_CRTC_MASTER_EN)
690                         return true;
691         } else if (ASIC_IS_AVIVO(rdev)) {
692                 reg = RREG32(AVIVO_D1CRTC_CONTROL) |
693                       RREG32(AVIVO_D2CRTC_CONTROL);
694                 if (reg & AVIVO_CRTC_EN) {
695                         return true;
696                 }
697         } else {
698                 reg = RREG32(RADEON_CRTC_GEN_CNTL) |
699                       RREG32(RADEON_CRTC2_GEN_CNTL);
700                 if (reg & RADEON_CRTC_EN) {
701                         return true;
702                 }
703         }
704
705 check_memsize:
706         /* then check MEM_SIZE, in case the crtcs are off */
707         if (rdev->family >= CHIP_R600)
708                 reg = RREG32(R600_CONFIG_MEMSIZE);
709         else
710                 reg = RREG32(RADEON_CONFIG_MEMSIZE);
711
712         if (reg)
713                 return true;
714
715         return false;
716
717 }
718
719 /**
720  * radeon_update_bandwidth_info - update display bandwidth params
721  *
722  * @rdev: radeon_device pointer
723  *
724  * Used when sclk/mclk are switched or display modes are set.
725  * params are used to calculate display watermarks (all asics)
726  */
727 void radeon_update_bandwidth_info(struct radeon_device *rdev)
728 {
729         fixed20_12 a;
730         u32 sclk = rdev->pm.current_sclk;
731         u32 mclk = rdev->pm.current_mclk;
732
733         /* sclk/mclk in Mhz */
734         a.full = dfixed_const(100);
735         rdev->pm.sclk.full = dfixed_const(sclk);
736         rdev->pm.sclk.full = dfixed_div(rdev->pm.sclk, a);
737         rdev->pm.mclk.full = dfixed_const(mclk);
738         rdev->pm.mclk.full = dfixed_div(rdev->pm.mclk, a);
739
740         if (rdev->flags & RADEON_IS_IGP) {
741                 a.full = dfixed_const(16);
742                 /* core_bandwidth = sclk(Mhz) * 16 */
743                 rdev->pm.core_bandwidth.full = dfixed_div(rdev->pm.sclk, a);
744         }
745 }
746
747 /**
748  * radeon_boot_test_post_card - check and possibly initialize the hw
749  *
750  * @rdev: radeon_device pointer
751  *
752  * Check if the asic is initialized and if not, attempt to initialize
753  * it (all asics).
754  * Returns true if initialized or false if not.
755  */
756 bool radeon_boot_test_post_card(struct radeon_device *rdev)
757 {
758         if (radeon_card_posted(rdev))
759                 return true;
760
761         if (rdev->bios) {
762                 DRM_INFO("GPU not posted. posting now...\n");
763                 if (rdev->is_atom_bios)
764                         atom_asic_init(rdev->mode_info.atom_context);
765                 else
766                         radeon_combios_asic_init(rdev->ddev);
767                 return true;
768         } else {
769                 dev_err(rdev->dev, "Card not posted and no BIOS - ignoring\n");
770                 return false;
771         }
772 }
773
774 /**
775  * radeon_dummy_page_init - init dummy page used by the driver
776  *
777  * @rdev: radeon_device pointer
778  *
779  * Allocate the dummy page used by the driver (all asics).
780  * This dummy page is used by the driver as a filler for gart entries
781  * when pages are taken out of the GART
782  * Returns 0 on sucess, -ENOMEM on failure.
783  */
784 int radeon_dummy_page_init(struct radeon_device *rdev)
785 {
786         if (rdev->dummy_page.page)
787                 return 0;
788         rdev->dummy_page.page = alloc_page(GFP_DMA32 | GFP_KERNEL | __GFP_ZERO);
789         if (rdev->dummy_page.page == NULL)
790                 return -ENOMEM;
791         rdev->dummy_page.addr = pci_map_page(rdev->pdev, rdev->dummy_page.page,
792                                         0, PAGE_SIZE, PCI_DMA_BIDIRECTIONAL);
793         if (pci_dma_mapping_error(rdev->pdev, rdev->dummy_page.addr)) {
794                 dev_err(&rdev->pdev->dev, "Failed to DMA MAP the dummy page\n");
795                 __free_page(rdev->dummy_page.page);
796                 rdev->dummy_page.page = NULL;
797                 return -ENOMEM;
798         }
799         rdev->dummy_page.entry = radeon_gart_get_page_entry(rdev->dummy_page.addr,
800                                                             RADEON_GART_PAGE_DUMMY);
801         return 0;
802 }
803
804 /**
805  * radeon_dummy_page_fini - free dummy page used by the driver
806  *
807  * @rdev: radeon_device pointer
808  *
809  * Frees the dummy page used by the driver (all asics).
810  */
811 void radeon_dummy_page_fini(struct radeon_device *rdev)
812 {
813         if (rdev->dummy_page.page == NULL)
814                 return;
815         pci_unmap_page(rdev->pdev, rdev->dummy_page.addr,
816                         PAGE_SIZE, PCI_DMA_BIDIRECTIONAL);
817         __free_page(rdev->dummy_page.page);
818         rdev->dummy_page.page = NULL;
819 }
820
821
822 /* ATOM accessor methods */
823 /*
824  * ATOM is an interpreted byte code stored in tables in the vbios.  The
825  * driver registers callbacks to access registers and the interpreter
826  * in the driver parses the tables and executes then to program specific
827  * actions (set display modes, asic init, etc.).  See radeon_atombios.c,
828  * atombios.h, and atom.c
829  */
830
831 /**
832  * cail_pll_read - read PLL register
833  *
834  * @info: atom card_info pointer
835  * @reg: PLL register offset
836  *
837  * Provides a PLL register accessor for the atom interpreter (r4xx+).
838  * Returns the value of the PLL register.
839  */
840 static uint32_t cail_pll_read(struct card_info *info, uint32_t reg)
841 {
842         struct radeon_device *rdev = info->dev->dev_private;
843         uint32_t r;
844
845         r = rdev->pll_rreg(rdev, reg);
846         return r;
847 }
848
849 /**
850  * cail_pll_write - write PLL register
851  *
852  * @info: atom card_info pointer
853  * @reg: PLL register offset
854  * @val: value to write to the pll register
855  *
856  * Provides a PLL register accessor for the atom interpreter (r4xx+).
857  */
858 static void cail_pll_write(struct card_info *info, uint32_t reg, uint32_t val)
859 {
860         struct radeon_device *rdev = info->dev->dev_private;
861
862         rdev->pll_wreg(rdev, reg, val);
863 }
864
865 /**
866  * cail_mc_read - read MC (Memory Controller) register
867  *
868  * @info: atom card_info pointer
869  * @reg: MC register offset
870  *
871  * Provides an MC register accessor for the atom interpreter (r4xx+).
872  * Returns the value of the MC register.
873  */
874 static uint32_t cail_mc_read(struct card_info *info, uint32_t reg)
875 {
876         struct radeon_device *rdev = info->dev->dev_private;
877         uint32_t r;
878
879         r = rdev->mc_rreg(rdev, reg);
880         return r;
881 }
882
883 /**
884  * cail_mc_write - write MC (Memory Controller) register
885  *
886  * @info: atom card_info pointer
887  * @reg: MC register offset
888  * @val: value to write to the pll register
889  *
890  * Provides a MC register accessor for the atom interpreter (r4xx+).
891  */
892 static void cail_mc_write(struct card_info *info, uint32_t reg, uint32_t val)
893 {
894         struct radeon_device *rdev = info->dev->dev_private;
895
896         rdev->mc_wreg(rdev, reg, val);
897 }
898
899 /**
900  * cail_reg_write - write MMIO register
901  *
902  * @info: atom card_info pointer
903  * @reg: MMIO register offset
904  * @val: value to write to the pll register
905  *
906  * Provides a MMIO register accessor for the atom interpreter (r4xx+).
907  */
908 static void cail_reg_write(struct card_info *info, uint32_t reg, uint32_t val)
909 {
910         struct radeon_device *rdev = info->dev->dev_private;
911
912         WREG32(reg*4, val);
913 }
914
915 /**
916  * cail_reg_read - read MMIO register
917  *
918  * @info: atom card_info pointer
919  * @reg: MMIO register offset
920  *
921  * Provides an MMIO register accessor for the atom interpreter (r4xx+).
922  * Returns the value of the MMIO register.
923  */
924 static uint32_t cail_reg_read(struct card_info *info, uint32_t reg)
925 {
926         struct radeon_device *rdev = info->dev->dev_private;
927         uint32_t r;
928
929         r = RREG32(reg*4);
930         return r;
931 }
932
933 /**
934  * cail_ioreg_write - write IO register
935  *
936  * @info: atom card_info pointer
937  * @reg: IO register offset
938  * @val: value to write to the pll register
939  *
940  * Provides a IO register accessor for the atom interpreter (r4xx+).
941  */
942 static void cail_ioreg_write(struct card_info *info, uint32_t reg, uint32_t val)
943 {
944         struct radeon_device *rdev = info->dev->dev_private;
945
946         WREG32_IO(reg*4, val);
947 }
948
949 /**
950  * cail_ioreg_read - read IO register
951  *
952  * @info: atom card_info pointer
953  * @reg: IO register offset
954  *
955  * Provides an IO register accessor for the atom interpreter (r4xx+).
956  * Returns the value of the IO register.
957  */
958 static uint32_t cail_ioreg_read(struct card_info *info, uint32_t reg)
959 {
960         struct radeon_device *rdev = info->dev->dev_private;
961         uint32_t r;
962
963         r = RREG32_IO(reg*4);
964         return r;
965 }
966
967 /**
968  * radeon_atombios_init - init the driver info and callbacks for atombios
969  *
970  * @rdev: radeon_device pointer
971  *
972  * Initializes the driver info and register access callbacks for the
973  * ATOM interpreter (r4xx+).
974  * Returns 0 on sucess, -ENOMEM on failure.
975  * Called at driver startup.
976  */
977 int radeon_atombios_init(struct radeon_device *rdev)
978 {
979         struct card_info *atom_card_info =
980             kzalloc(sizeof(struct card_info), GFP_KERNEL);
981
982         if (!atom_card_info)
983                 return -ENOMEM;
984
985         rdev->mode_info.atom_card_info = atom_card_info;
986         atom_card_info->dev = rdev->ddev;
987         atom_card_info->reg_read = cail_reg_read;
988         atom_card_info->reg_write = cail_reg_write;
989         /* needed for iio ops */
990         if (rdev->rio_mem) {
991                 atom_card_info->ioreg_read = cail_ioreg_read;
992                 atom_card_info->ioreg_write = cail_ioreg_write;
993         } else {
994                 DRM_ERROR("Unable to find PCI I/O BAR; using MMIO for ATOM IIO\n");
995                 atom_card_info->ioreg_read = cail_reg_read;
996                 atom_card_info->ioreg_write = cail_reg_write;
997         }
998         atom_card_info->mc_read = cail_mc_read;
999         atom_card_info->mc_write = cail_mc_write;
1000         atom_card_info->pll_read = cail_pll_read;
1001         atom_card_info->pll_write = cail_pll_write;
1002
1003         rdev->mode_info.atom_context = atom_parse(atom_card_info, rdev->bios);
1004         if (!rdev->mode_info.atom_context) {
1005                 radeon_atombios_fini(rdev);
1006                 return -ENOMEM;
1007         }
1008
1009         mutex_init(&rdev->mode_info.atom_context->mutex);
1010         mutex_init(&rdev->mode_info.atom_context->scratch_mutex);
1011         radeon_atom_initialize_bios_scratch_regs(rdev->ddev);
1012         atom_allocate_fb_scratch(rdev->mode_info.atom_context);
1013         return 0;
1014 }
1015
1016 /**
1017  * radeon_atombios_fini - free the driver info and callbacks for atombios
1018  *
1019  * @rdev: radeon_device pointer
1020  *
1021  * Frees the driver info and register access callbacks for the ATOM
1022  * interpreter (r4xx+).
1023  * Called at driver shutdown.
1024  */
1025 void radeon_atombios_fini(struct radeon_device *rdev)
1026 {
1027         if (rdev->mode_info.atom_context) {
1028                 kfree(rdev->mode_info.atom_context->scratch);
1029         }
1030         kfree(rdev->mode_info.atom_context);
1031         rdev->mode_info.atom_context = NULL;
1032         kfree(rdev->mode_info.atom_card_info);
1033         rdev->mode_info.atom_card_info = NULL;
1034 }
1035
1036 /* COMBIOS */
1037 /*
1038  * COMBIOS is the bios format prior to ATOM. It provides
1039  * command tables similar to ATOM, but doesn't have a unified
1040  * parser.  See radeon_combios.c
1041  */
1042
1043 /**
1044  * radeon_combios_init - init the driver info for combios
1045  *
1046  * @rdev: radeon_device pointer
1047  *
1048  * Initializes the driver info for combios (r1xx-r3xx).
1049  * Returns 0 on sucess.
1050  * Called at driver startup.
1051  */
1052 int radeon_combios_init(struct radeon_device *rdev)
1053 {
1054         radeon_combios_initialize_bios_scratch_regs(rdev->ddev);
1055         return 0;
1056 }
1057
1058 /**
1059  * radeon_combios_fini - free the driver info for combios
1060  *
1061  * @rdev: radeon_device pointer
1062  *
1063  * Frees the driver info for combios (r1xx-r3xx).
1064  * Called at driver shutdown.
1065  */
1066 void radeon_combios_fini(struct radeon_device *rdev)
1067 {
1068 }
1069
1070 /* if we get transitioned to only one device, take VGA back */
1071 /**
1072  * radeon_vga_set_decode - enable/disable vga decode
1073  *
1074  * @cookie: radeon_device pointer
1075  * @state: enable/disable vga decode
1076  *
1077  * Enable/disable vga decode (all asics).
1078  * Returns VGA resource flags.
1079  */
1080 static unsigned int radeon_vga_set_decode(void *cookie, bool state)
1081 {
1082         struct radeon_device *rdev = cookie;
1083         radeon_vga_set_state(rdev, state);
1084         if (state)
1085                 return VGA_RSRC_LEGACY_IO | VGA_RSRC_LEGACY_MEM |
1086                        VGA_RSRC_NORMAL_IO | VGA_RSRC_NORMAL_MEM;
1087         else
1088                 return VGA_RSRC_NORMAL_IO | VGA_RSRC_NORMAL_MEM;
1089 }
1090
1091 /**
1092  * radeon_check_pot_argument - check that argument is a power of two
1093  *
1094  * @arg: value to check
1095  *
1096  * Validates that a certain argument is a power of two (all asics).
1097  * Returns true if argument is valid.
1098  */
1099 static bool radeon_check_pot_argument(int arg)
1100 {
1101         return (arg & (arg - 1)) == 0;
1102 }
1103
1104 /**
1105  * Determine a sensible default GART size according to ASIC family.
1106  *
1107  * @family ASIC family name
1108  */
1109 static int radeon_gart_size_auto(enum radeon_family family)
1110 {
1111         /* default to a larger gart size on newer asics */
1112         if (family >= CHIP_TAHITI)
1113                 return 2048;
1114         else if (family >= CHIP_RV770)
1115                 return 1024;
1116         else
1117                 return 512;
1118 }
1119
1120 /**
1121  * radeon_check_arguments - validate module params
1122  *
1123  * @rdev: radeon_device pointer
1124  *
1125  * Validates certain module parameters and updates
1126  * the associated values used by the driver (all asics).
1127  */
1128 static void radeon_check_arguments(struct radeon_device *rdev)
1129 {
1130         /* vramlimit must be a power of two */
1131         if (!radeon_check_pot_argument(radeon_vram_limit)) {
1132                 dev_warn(rdev->dev, "vram limit (%d) must be a power of 2\n",
1133                                 radeon_vram_limit);
1134                 radeon_vram_limit = 0;
1135         }
1136
1137         if (radeon_gart_size == -1) {
1138                 radeon_gart_size = radeon_gart_size_auto(rdev->family);
1139         }
1140         /* gtt size must be power of two and greater or equal to 32M */
1141         if (radeon_gart_size < 32) {
1142                 dev_warn(rdev->dev, "gart size (%d) too small\n",
1143                                 radeon_gart_size);
1144                 radeon_gart_size = radeon_gart_size_auto(rdev->family);
1145         } else if (!radeon_check_pot_argument(radeon_gart_size)) {
1146                 dev_warn(rdev->dev, "gart size (%d) must be a power of 2\n",
1147                                 radeon_gart_size);
1148                 radeon_gart_size = radeon_gart_size_auto(rdev->family);
1149         }
1150         rdev->mc.gtt_size = (uint64_t)radeon_gart_size << 20;
1151
1152         /* AGP mode can only be -1, 1, 2, 4, 8 */
1153         switch (radeon_agpmode) {
1154         case -1:
1155         case 0:
1156         case 1:
1157         case 2:
1158         case 4:
1159         case 8:
1160                 break;
1161         default:
1162                 dev_warn(rdev->dev, "invalid AGP mode %d (valid mode: "
1163                                 "-1, 0, 1, 2, 4, 8)\n", radeon_agpmode);
1164                 radeon_agpmode = 0;
1165                 break;
1166         }
1167
1168         if (!radeon_check_pot_argument(radeon_vm_size)) {
1169                 dev_warn(rdev->dev, "VM size (%d) must be a power of 2\n",
1170                          radeon_vm_size);
1171                 radeon_vm_size = 4;
1172         }
1173
1174         if (radeon_vm_size < 1) {
1175                 dev_warn(rdev->dev, "VM size (%d) to small, min is 1GB\n",
1176                          radeon_vm_size);
1177                 radeon_vm_size = 4;
1178         }
1179
1180        /*
1181         * Max GPUVM size for Cayman, SI and CI are 40 bits.
1182         */
1183         if (radeon_vm_size > 1024) {
1184                 dev_warn(rdev->dev, "VM size (%d) too large, max is 1TB\n",
1185                          radeon_vm_size);
1186                 radeon_vm_size = 4;
1187         }
1188
1189         /* defines number of bits in page table versus page directory,
1190          * a page is 4KB so we have 12 bits offset, minimum 9 bits in the
1191          * page table and the remaining bits are in the page directory */
1192         if (radeon_vm_block_size == -1) {
1193
1194                 /* Total bits covered by PD + PTs */
1195                 unsigned bits = ilog2(radeon_vm_size) + 18;
1196
1197                 /* Make sure the PD is 4K in size up to 8GB address space.
1198                    Above that split equal between PD and PTs */
1199                 if (radeon_vm_size <= 8)
1200                         radeon_vm_block_size = bits - 9;
1201                 else
1202                         radeon_vm_block_size = (bits + 3) / 2;
1203
1204         } else if (radeon_vm_block_size < 9) {
1205                 dev_warn(rdev->dev, "VM page table size (%d) too small\n",
1206                          radeon_vm_block_size);
1207                 radeon_vm_block_size = 9;
1208         }
1209
1210         if (radeon_vm_block_size > 24 ||
1211             (radeon_vm_size * 1024) < (1ull << radeon_vm_block_size)) {
1212                 dev_warn(rdev->dev, "VM page table size (%d) too large\n",
1213                          radeon_vm_block_size);
1214                 radeon_vm_block_size = 9;
1215         }
1216 }
1217
1218 /**
1219  * radeon_switcheroo_set_state - set switcheroo state
1220  *
1221  * @pdev: pci dev pointer
1222  * @state: vga_switcheroo state
1223  *
1224  * Callback for the switcheroo driver.  Suspends or resumes the
1225  * the asics before or after it is powered up using ACPI methods.
1226  */
1227 static void radeon_switcheroo_set_state(struct pci_dev *pdev, enum vga_switcheroo_state state)
1228 {
1229         struct drm_device *dev = pci_get_drvdata(pdev);
1230         struct radeon_device *rdev = dev->dev_private;
1231
1232         if (radeon_is_px(dev) && state == VGA_SWITCHEROO_OFF)
1233                 return;
1234
1235         if (state == VGA_SWITCHEROO_ON) {
1236                 unsigned d3_delay = dev->pdev->d3_delay;
1237
1238                 printk(KERN_INFO "radeon: switched on\n");
1239                 /* don't suspend or resume card normally */
1240                 dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
1241
1242                 if (d3_delay < 20 && (rdev->px_quirk_flags & RADEON_PX_QUIRK_LONG_WAKEUP))
1243                         dev->pdev->d3_delay = 20;
1244
1245                 radeon_resume_kms(dev, true, true);
1246
1247                 dev->pdev->d3_delay = d3_delay;
1248
1249                 dev->switch_power_state = DRM_SWITCH_POWER_ON;
1250                 drm_kms_helper_poll_enable(dev);
1251         } else {
1252                 printk(KERN_INFO "radeon: switched off\n");
1253                 drm_kms_helper_poll_disable(dev);
1254                 dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
1255                 radeon_suspend_kms(dev, true, true);
1256                 dev->switch_power_state = DRM_SWITCH_POWER_OFF;
1257         }
1258 }
1259
1260 /**
1261  * radeon_switcheroo_can_switch - see if switcheroo state can change
1262  *
1263  * @pdev: pci dev pointer
1264  *
1265  * Callback for the switcheroo driver.  Check of the switcheroo
1266  * state can be changed.
1267  * Returns true if the state can be changed, false if not.
1268  */
1269 static bool radeon_switcheroo_can_switch(struct pci_dev *pdev)
1270 {
1271         struct drm_device *dev = pci_get_drvdata(pdev);
1272
1273         /*
1274          * FIXME: open_count is protected by drm_global_mutex but that would lead to
1275          * locking inversion with the driver load path. And the access here is
1276          * completely racy anyway. So don't bother with locking for now.
1277          */
1278         return dev->open_count == 0;
1279 }
1280
1281 static const struct vga_switcheroo_client_ops radeon_switcheroo_ops = {
1282         .set_gpu_state = radeon_switcheroo_set_state,
1283         .reprobe = NULL,
1284         .can_switch = radeon_switcheroo_can_switch,
1285 };
1286
1287 /**
1288  * radeon_device_init - initialize the driver
1289  *
1290  * @rdev: radeon_device pointer
1291  * @pdev: drm dev pointer
1292  * @pdev: pci dev pointer
1293  * @flags: driver flags
1294  *
1295  * Initializes the driver info and hw (all asics).
1296  * Returns 0 for success or an error on failure.
1297  * Called at driver startup.
1298  */
1299 int radeon_device_init(struct radeon_device *rdev,
1300                        struct drm_device *ddev,
1301                        struct pci_dev *pdev,
1302                        uint32_t flags)
1303 {
1304         int r, i;
1305         int dma_bits;
1306         bool runtime = false;
1307
1308         rdev->shutdown = false;
1309         rdev->dev = &pdev->dev;
1310         rdev->ddev = ddev;
1311         rdev->pdev = pdev;
1312         rdev->flags = flags;
1313         rdev->family = flags & RADEON_FAMILY_MASK;
1314         rdev->is_atom_bios = false;
1315         rdev->usec_timeout = RADEON_MAX_USEC_TIMEOUT;
1316         rdev->mc.gtt_size = 512 * 1024 * 1024;
1317         rdev->accel_working = false;
1318         /* set up ring ids */
1319         for (i = 0; i < RADEON_NUM_RINGS; i++) {
1320                 rdev->ring[i].idx = i;
1321         }
1322         rdev->fence_context = fence_context_alloc(RADEON_NUM_RINGS);
1323
1324         DRM_INFO("initializing kernel modesetting (%s 0x%04X:0x%04X 0x%04X:0x%04X).\n",
1325                 radeon_family_name[rdev->family], pdev->vendor, pdev->device,
1326                 pdev->subsystem_vendor, pdev->subsystem_device);
1327
1328         /* mutex initialization are all done here so we
1329          * can recall function without having locking issues */
1330         mutex_init(&rdev->ring_lock);
1331         mutex_init(&rdev->dc_hw_i2c_mutex);
1332         atomic_set(&rdev->ih.lock, 0);
1333         mutex_init(&rdev->gem.mutex);
1334         mutex_init(&rdev->pm.mutex);
1335         mutex_init(&rdev->gpu_clock_mutex);
1336         mutex_init(&rdev->srbm_mutex);
1337         mutex_init(&rdev->grbm_idx_mutex);
1338         init_rwsem(&rdev->pm.mclk_lock);
1339         init_rwsem(&rdev->exclusive_lock);
1340         init_waitqueue_head(&rdev->irq.vblank_queue);
1341         mutex_init(&rdev->mn_lock);
1342         hash_init(rdev->mn_hash);
1343         r = radeon_gem_init(rdev);
1344         if (r)
1345                 return r;
1346
1347         radeon_check_arguments(rdev);
1348         /* Adjust VM size here.
1349          * Max GPUVM size for cayman+ is 40 bits.
1350          */
1351         rdev->vm_manager.max_pfn = radeon_vm_size << 18;
1352
1353         /* Set asic functions */
1354         r = radeon_asic_init(rdev);
1355         if (r)
1356                 return r;
1357
1358         /* all of the newer IGP chips have an internal gart
1359          * However some rs4xx report as AGP, so remove that here.
1360          */
1361         if ((rdev->family >= CHIP_RS400) &&
1362             (rdev->flags & RADEON_IS_IGP)) {
1363                 rdev->flags &= ~RADEON_IS_AGP;
1364         }
1365
1366         if (rdev->flags & RADEON_IS_AGP && radeon_agpmode == -1) {
1367                 radeon_agp_disable(rdev);
1368         }
1369
1370         /* Set the internal MC address mask
1371          * This is the max address of the GPU's
1372          * internal address space.
1373          */
1374         if (rdev->family >= CHIP_CAYMAN)
1375                 rdev->mc.mc_mask = 0xffffffffffULL; /* 40 bit MC */
1376         else if (rdev->family >= CHIP_CEDAR)
1377                 rdev->mc.mc_mask = 0xfffffffffULL; /* 36 bit MC */
1378         else
1379                 rdev->mc.mc_mask = 0xffffffffULL; /* 32 bit MC */
1380
1381         /* set DMA mask + need_dma32 flags.
1382          * PCIE - can handle 40-bits.
1383          * IGP - can handle 40-bits
1384          * AGP - generally dma32 is safest
1385          * PCI - dma32 for legacy pci gart, 40 bits on newer asics
1386          */
1387         rdev->need_dma32 = false;
1388         if (rdev->flags & RADEON_IS_AGP)
1389                 rdev->need_dma32 = true;
1390         if ((rdev->flags & RADEON_IS_PCI) &&
1391             (rdev->family <= CHIP_RS740))
1392                 rdev->need_dma32 = true;
1393
1394         dma_bits = rdev->need_dma32 ? 32 : 40;
1395         r = pci_set_dma_mask(rdev->pdev, DMA_BIT_MASK(dma_bits));
1396         if (r) {
1397                 rdev->need_dma32 = true;
1398                 dma_bits = 32;
1399                 printk(KERN_WARNING "radeon: No suitable DMA available.\n");
1400         }
1401         r = pci_set_consistent_dma_mask(rdev->pdev, DMA_BIT_MASK(dma_bits));
1402         if (r) {
1403                 pci_set_consistent_dma_mask(rdev->pdev, DMA_BIT_MASK(32));
1404                 printk(KERN_WARNING "radeon: No coherent DMA available.\n");
1405         }
1406
1407         /* Registers mapping */
1408         /* TODO: block userspace mapping of io register */
1409         spin_lock_init(&rdev->mmio_idx_lock);
1410         spin_lock_init(&rdev->smc_idx_lock);
1411         spin_lock_init(&rdev->pll_idx_lock);
1412         spin_lock_init(&rdev->mc_idx_lock);
1413         spin_lock_init(&rdev->pcie_idx_lock);
1414         spin_lock_init(&rdev->pciep_idx_lock);
1415         spin_lock_init(&rdev->pif_idx_lock);
1416         spin_lock_init(&rdev->cg_idx_lock);
1417         spin_lock_init(&rdev->uvd_idx_lock);
1418         spin_lock_init(&rdev->rcu_idx_lock);
1419         spin_lock_init(&rdev->didt_idx_lock);
1420         spin_lock_init(&rdev->end_idx_lock);
1421         if (rdev->family >= CHIP_BONAIRE) {
1422                 rdev->rmmio_base = pci_resource_start(rdev->pdev, 5);
1423                 rdev->rmmio_size = pci_resource_len(rdev->pdev, 5);
1424         } else {
1425                 rdev->rmmio_base = pci_resource_start(rdev->pdev, 2);
1426                 rdev->rmmio_size = pci_resource_len(rdev->pdev, 2);
1427         }
1428         rdev->rmmio = ioremap(rdev->rmmio_base, rdev->rmmio_size);
1429         if (rdev->rmmio == NULL) {
1430                 return -ENOMEM;
1431         }
1432         DRM_INFO("register mmio base: 0x%08X\n", (uint32_t)rdev->rmmio_base);
1433         DRM_INFO("register mmio size: %u\n", (unsigned)rdev->rmmio_size);
1434
1435         /* doorbell bar mapping */
1436         if (rdev->family >= CHIP_BONAIRE)
1437                 radeon_doorbell_init(rdev);
1438
1439         /* io port mapping */
1440         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++) {
1441                 if (pci_resource_flags(rdev->pdev, i) & IORESOURCE_IO) {
1442                         rdev->rio_mem_size = pci_resource_len(rdev->pdev, i);
1443                         rdev->rio_mem = pci_iomap(rdev->pdev, i, rdev->rio_mem_size);
1444                         break;
1445                 }
1446         }
1447         if (rdev->rio_mem == NULL)
1448                 DRM_ERROR("Unable to find PCI I/O BAR\n");
1449
1450         if (rdev->flags & RADEON_IS_PX)
1451                 radeon_device_handle_px_quirks(rdev);
1452
1453         /* if we have > 1 VGA cards, then disable the radeon VGA resources */
1454         /* this will fail for cards that aren't VGA class devices, just
1455          * ignore it */
1456         vga_client_register(rdev->pdev, rdev, NULL, radeon_vga_set_decode);
1457
1458         if (rdev->flags & RADEON_IS_PX)
1459                 runtime = true;
1460         vga_switcheroo_register_client(rdev->pdev, &radeon_switcheroo_ops, runtime);
1461         if (runtime)
1462                 vga_switcheroo_init_domain_pm_ops(rdev->dev, &rdev->vga_pm_domain);
1463
1464         r = radeon_init(rdev);
1465         if (r)
1466                 goto failed;
1467
1468         r = radeon_gem_debugfs_init(rdev);
1469         if (r) {
1470                 DRM_ERROR("registering gem debugfs failed (%d).\n", r);
1471         }
1472
1473         r = radeon_mst_debugfs_init(rdev);
1474         if (r) {
1475                 DRM_ERROR("registering mst debugfs failed (%d).\n", r);
1476         }
1477
1478         if (rdev->flags & RADEON_IS_AGP && !rdev->accel_working) {
1479                 /* Acceleration not working on AGP card try again
1480                  * with fallback to PCI or PCIE GART
1481                  */
1482                 radeon_asic_reset(rdev);
1483                 radeon_fini(rdev);
1484                 radeon_agp_disable(rdev);
1485                 r = radeon_init(rdev);
1486                 if (r)
1487                         goto failed;
1488         }
1489
1490         r = radeon_ib_ring_tests(rdev);
1491         if (r)
1492                 DRM_ERROR("ib ring test failed (%d).\n", r);
1493
1494         /*
1495          * Turks/Thames GPU will freeze whole laptop if DPM is not restarted
1496          * after the CP ring have chew one packet at least. Hence here we stop
1497          * and restart DPM after the radeon_ib_ring_tests().
1498          */
1499         if (rdev->pm.dpm_enabled &&
1500             (rdev->pm.pm_method == PM_METHOD_DPM) &&
1501             (rdev->family == CHIP_TURKS) &&
1502             (rdev->flags & RADEON_IS_MOBILITY)) {
1503                 mutex_lock(&rdev->pm.mutex);
1504                 radeon_dpm_disable(rdev);
1505                 radeon_dpm_enable(rdev);
1506                 mutex_unlock(&rdev->pm.mutex);
1507         }
1508
1509         if ((radeon_testing & 1)) {
1510                 if (rdev->accel_working)
1511                         radeon_test_moves(rdev);
1512                 else
1513                         DRM_INFO("radeon: acceleration disabled, skipping move tests\n");
1514         }
1515         if ((radeon_testing & 2)) {
1516                 if (rdev->accel_working)
1517                         radeon_test_syncing(rdev);
1518                 else
1519                         DRM_INFO("radeon: acceleration disabled, skipping sync tests\n");
1520         }
1521         if (radeon_benchmarking) {
1522                 if (rdev->accel_working)
1523                         radeon_benchmark(rdev, radeon_benchmarking);
1524                 else
1525                         DRM_INFO("radeon: acceleration disabled, skipping benchmarks\n");
1526         }
1527         return 0;
1528
1529 failed:
1530         if (runtime)
1531                 vga_switcheroo_fini_domain_pm_ops(rdev->dev);
1532         return r;
1533 }
1534
1535 static void radeon_debugfs_remove_files(struct radeon_device *rdev);
1536
1537 /**
1538  * radeon_device_fini - tear down the driver
1539  *
1540  * @rdev: radeon_device pointer
1541  *
1542  * Tear down the driver info (all asics).
1543  * Called at driver shutdown.
1544  */
1545 void radeon_device_fini(struct radeon_device *rdev)
1546 {
1547         DRM_INFO("radeon: finishing device.\n");
1548         rdev->shutdown = true;
1549         /* evict vram memory */
1550         radeon_bo_evict_vram(rdev);
1551         radeon_fini(rdev);
1552         vga_switcheroo_unregister_client(rdev->pdev);
1553         if (rdev->flags & RADEON_IS_PX)
1554                 vga_switcheroo_fini_domain_pm_ops(rdev->dev);
1555         vga_client_register(rdev->pdev, NULL, NULL, NULL);
1556         if (rdev->rio_mem)
1557                 pci_iounmap(rdev->pdev, rdev->rio_mem);
1558         rdev->rio_mem = NULL;
1559         iounmap(rdev->rmmio);
1560         rdev->rmmio = NULL;
1561         if (rdev->family >= CHIP_BONAIRE)
1562                 radeon_doorbell_fini(rdev);
1563         radeon_debugfs_remove_files(rdev);
1564 }
1565
1566
1567 /*
1568  * Suspend & resume.
1569  */
1570 /**
1571  * radeon_suspend_kms - initiate device suspend
1572  *
1573  * @pdev: drm dev pointer
1574  * @state: suspend state
1575  *
1576  * Puts the hw in the suspend state (all asics).
1577  * Returns 0 for success or an error on failure.
1578  * Called at driver suspend.
1579  */
1580 int radeon_suspend_kms(struct drm_device *dev, bool suspend, bool fbcon)
1581 {
1582         struct radeon_device *rdev;
1583         struct drm_crtc *crtc;
1584         struct drm_connector *connector;
1585         int i, r;
1586
1587         if (dev == NULL || dev->dev_private == NULL) {
1588                 return -ENODEV;
1589         }
1590
1591         rdev = dev->dev_private;
1592
1593         if (dev->switch_power_state == DRM_SWITCH_POWER_OFF)
1594                 return 0;
1595
1596         drm_kms_helper_poll_disable(dev);
1597
1598         drm_modeset_lock_all(dev);
1599         /* turn off display hw */
1600         list_for_each_entry(connector, &dev->mode_config.connector_list, head) {
1601                 drm_helper_connector_dpms(connector, DRM_MODE_DPMS_OFF);
1602         }
1603         drm_modeset_unlock_all(dev);
1604
1605         /* unpin the front buffers and cursors */
1606         list_for_each_entry(crtc, &dev->mode_config.crtc_list, head) {
1607                 struct radeon_crtc *radeon_crtc = to_radeon_crtc(crtc);
1608                 struct radeon_framebuffer *rfb = to_radeon_framebuffer(crtc->primary->fb);
1609                 struct radeon_bo *robj;
1610
1611                 if (radeon_crtc->cursor_bo) {
1612                         struct radeon_bo *robj = gem_to_radeon_bo(radeon_crtc->cursor_bo);
1613                         r = radeon_bo_reserve(robj, false);
1614                         if (r == 0) {
1615                                 radeon_bo_unpin(robj);
1616                                 radeon_bo_unreserve(robj);
1617                         }
1618                 }
1619
1620                 if (rfb == NULL || rfb->obj == NULL) {
1621                         continue;
1622                 }
1623                 robj = gem_to_radeon_bo(rfb->obj);
1624                 /* don't unpin kernel fb objects */
1625                 if (!radeon_fbdev_robj_is_fb(rdev, robj)) {
1626                         r = radeon_bo_reserve(robj, false);
1627                         if (r == 0) {
1628                                 radeon_bo_unpin(robj);
1629                                 radeon_bo_unreserve(robj);
1630                         }
1631                 }
1632         }
1633         /* evict vram memory */
1634         radeon_bo_evict_vram(rdev);
1635
1636         /* wait for gpu to finish processing current batch */
1637         for (i = 0; i < RADEON_NUM_RINGS; i++) {
1638                 r = radeon_fence_wait_empty(rdev, i);
1639                 if (r) {
1640                         /* delay GPU reset to resume */
1641                         radeon_fence_driver_force_completion(rdev, i);
1642                 }
1643         }
1644
1645         radeon_save_bios_scratch_regs(rdev);
1646
1647         radeon_suspend(rdev);
1648         radeon_hpd_fini(rdev);
1649         /* evict remaining vram memory */
1650         radeon_bo_evict_vram(rdev);
1651
1652         radeon_agp_suspend(rdev);
1653
1654         pci_save_state(dev->pdev);
1655         if (suspend) {
1656                 /* Shut down the device */
1657                 pci_disable_device(dev->pdev);
1658                 pci_set_power_state(dev->pdev, PCI_D3hot);
1659         }
1660
1661         if (fbcon) {
1662                 console_lock();
1663                 radeon_fbdev_set_suspend(rdev, 1);
1664                 console_unlock();
1665         }
1666         return 0;
1667 }
1668
1669 /**
1670  * radeon_resume_kms - initiate device resume
1671  *
1672  * @pdev: drm dev pointer
1673  *
1674  * Bring the hw back to operating state (all asics).
1675  * Returns 0 for success or an error on failure.
1676  * Called at driver resume.
1677  */
1678 int radeon_resume_kms(struct drm_device *dev, bool resume, bool fbcon)
1679 {
1680         struct drm_connector *connector;
1681         struct radeon_device *rdev = dev->dev_private;
1682         struct drm_crtc *crtc;
1683         int r;
1684
1685         if (dev->switch_power_state == DRM_SWITCH_POWER_OFF)
1686                 return 0;
1687
1688         if (fbcon) {
1689                 console_lock();
1690         }
1691         if (resume) {
1692                 pci_set_power_state(dev->pdev, PCI_D0);
1693                 pci_restore_state(dev->pdev);
1694                 if (pci_enable_device(dev->pdev)) {
1695                         if (fbcon)
1696                                 console_unlock();
1697                         return -1;
1698                 }
1699         }
1700         /* resume AGP if in use */
1701         radeon_agp_resume(rdev);
1702         radeon_resume(rdev);
1703
1704         r = radeon_ib_ring_tests(rdev);
1705         if (r)
1706                 DRM_ERROR("ib ring test failed (%d).\n", r);
1707
1708         if ((rdev->pm.pm_method == PM_METHOD_DPM) && rdev->pm.dpm_enabled) {
1709                 /* do dpm late init */
1710                 r = radeon_pm_late_init(rdev);
1711                 if (r) {
1712                         rdev->pm.dpm_enabled = false;
1713                         DRM_ERROR("radeon_pm_late_init failed, disabling dpm\n");
1714                 }
1715         } else {
1716                 /* resume old pm late */
1717                 radeon_pm_resume(rdev);
1718         }
1719
1720         radeon_restore_bios_scratch_regs(rdev);
1721
1722         /* pin cursors */
1723         list_for_each_entry(crtc, &dev->mode_config.crtc_list, head) {
1724                 struct radeon_crtc *radeon_crtc = to_radeon_crtc(crtc);
1725
1726                 if (radeon_crtc->cursor_bo) {
1727                         struct radeon_bo *robj = gem_to_radeon_bo(radeon_crtc->cursor_bo);
1728                         r = radeon_bo_reserve(robj, false);
1729                         if (r == 0) {
1730                                 /* Only 27 bit offset for legacy cursor */
1731                                 r = radeon_bo_pin_restricted(robj,
1732                                                              RADEON_GEM_DOMAIN_VRAM,
1733                                                              ASIC_IS_AVIVO(rdev) ?
1734                                                              0 : 1 << 27,
1735                                                              &radeon_crtc->cursor_addr);
1736                                 if (r != 0)
1737                                         DRM_ERROR("Failed to pin cursor BO (%d)\n", r);
1738                                 radeon_bo_unreserve(robj);
1739                         }
1740                 }
1741         }
1742
1743         /* init dig PHYs, disp eng pll */
1744         if (rdev->is_atom_bios) {
1745                 radeon_atom_encoder_init(rdev);
1746                 radeon_atom_disp_eng_pll_init(rdev);
1747                 /* turn on the BL */
1748                 if (rdev->mode_info.bl_encoder) {
1749                         u8 bl_level = radeon_get_backlight_level(rdev,
1750                                                                  rdev->mode_info.bl_encoder);
1751                         radeon_set_backlight_level(rdev, rdev->mode_info.bl_encoder,
1752                                                    bl_level);
1753                 }
1754         }
1755         /* reset hpd state */
1756         radeon_hpd_init(rdev);
1757         /* blat the mode back in */
1758         if (fbcon) {
1759                 drm_helper_resume_force_mode(dev);
1760                 /* turn on display hw */
1761                 drm_modeset_lock_all(dev);
1762                 list_for_each_entry(connector, &dev->mode_config.connector_list, head) {
1763                         drm_helper_connector_dpms(connector, DRM_MODE_DPMS_ON);
1764                 }
1765                 drm_modeset_unlock_all(dev);
1766         }
1767
1768         drm_kms_helper_poll_enable(dev);
1769
1770         /* set the power state here in case we are a PX system or headless */
1771         if ((rdev->pm.pm_method == PM_METHOD_DPM) && rdev->pm.dpm_enabled)
1772                 radeon_pm_compute_clocks(rdev);
1773
1774         if (fbcon) {
1775                 radeon_fbdev_set_suspend(rdev, 0);
1776                 console_unlock();
1777         }
1778
1779         return 0;
1780 }
1781
1782 /**
1783  * radeon_gpu_reset - reset the asic
1784  *
1785  * @rdev: radeon device pointer
1786  *
1787  * Attempt the reset the GPU if it has hung (all asics).
1788  * Returns 0 for success or an error on failure.
1789  */
1790 int radeon_gpu_reset(struct radeon_device *rdev)
1791 {
1792         unsigned ring_sizes[RADEON_NUM_RINGS];
1793         uint32_t *ring_data[RADEON_NUM_RINGS];
1794
1795         bool saved = false;
1796
1797         int i, r;
1798         int resched;
1799
1800         down_write(&rdev->exclusive_lock);
1801
1802         if (!rdev->needs_reset) {
1803                 up_write(&rdev->exclusive_lock);
1804                 return 0;
1805         }
1806
1807         atomic_inc(&rdev->gpu_reset_counter);
1808
1809         radeon_save_bios_scratch_regs(rdev);
1810         /* block TTM */
1811         resched = ttm_bo_lock_delayed_workqueue(&rdev->mman.bdev);
1812         radeon_suspend(rdev);
1813         radeon_hpd_fini(rdev);
1814
1815         for (i = 0; i < RADEON_NUM_RINGS; ++i) {
1816                 ring_sizes[i] = radeon_ring_backup(rdev, &rdev->ring[i],
1817                                                    &ring_data[i]);
1818                 if (ring_sizes[i]) {
1819                         saved = true;
1820                         dev_info(rdev->dev, "Saved %d dwords of commands "
1821                                  "on ring %d.\n", ring_sizes[i], i);
1822                 }
1823         }
1824
1825         r = radeon_asic_reset(rdev);
1826         if (!r) {
1827                 dev_info(rdev->dev, "GPU reset succeeded, trying to resume\n");
1828                 radeon_resume(rdev);
1829         }
1830
1831         radeon_restore_bios_scratch_regs(rdev);
1832
1833         for (i = 0; i < RADEON_NUM_RINGS; ++i) {
1834                 if (!r && ring_data[i]) {
1835                         radeon_ring_restore(rdev, &rdev->ring[i],
1836                                             ring_sizes[i], ring_data[i]);
1837                 } else {
1838                         radeon_fence_driver_force_completion(rdev, i);
1839                         kfree(ring_data[i]);
1840                 }
1841         }
1842
1843         if ((rdev->pm.pm_method == PM_METHOD_DPM) && rdev->pm.dpm_enabled) {
1844                 /* do dpm late init */
1845                 r = radeon_pm_late_init(rdev);
1846                 if (r) {
1847                         rdev->pm.dpm_enabled = false;
1848                         DRM_ERROR("radeon_pm_late_init failed, disabling dpm\n");
1849                 }
1850         } else {
1851                 /* resume old pm late */
1852                 radeon_pm_resume(rdev);
1853         }
1854
1855         /* init dig PHYs, disp eng pll */
1856         if (rdev->is_atom_bios) {
1857                 radeon_atom_encoder_init(rdev);
1858                 radeon_atom_disp_eng_pll_init(rdev);
1859                 /* turn on the BL */
1860                 if (rdev->mode_info.bl_encoder) {
1861                         u8 bl_level = radeon_get_backlight_level(rdev,
1862                                                                  rdev->mode_info.bl_encoder);
1863                         radeon_set_backlight_level(rdev, rdev->mode_info.bl_encoder,
1864                                                    bl_level);
1865                 }
1866         }
1867         /* reset hpd state */
1868         radeon_hpd_init(rdev);
1869
1870         ttm_bo_unlock_delayed_workqueue(&rdev->mman.bdev, resched);
1871
1872         rdev->in_reset = true;
1873         rdev->needs_reset = false;
1874
1875         downgrade_write(&rdev->exclusive_lock);
1876
1877         drm_helper_resume_force_mode(rdev->ddev);
1878
1879         /* set the power state here in case we are a PX system or headless */
1880         if ((rdev->pm.pm_method == PM_METHOD_DPM) && rdev->pm.dpm_enabled)
1881                 radeon_pm_compute_clocks(rdev);
1882
1883         if (!r) {
1884                 r = radeon_ib_ring_tests(rdev);
1885                 if (r && saved)
1886                         r = -EAGAIN;
1887         } else {
1888                 /* bad news, how to tell it to userspace ? */
1889                 dev_info(rdev->dev, "GPU reset failed\n");
1890         }
1891
1892         rdev->needs_reset = r == -EAGAIN;
1893         rdev->in_reset = false;
1894
1895         up_read(&rdev->exclusive_lock);
1896         return r;
1897 }
1898
1899
1900 /*
1901  * Debugfs
1902  */
1903 int radeon_debugfs_add_files(struct radeon_device *rdev,
1904                              struct drm_info_list *files,
1905                              unsigned nfiles)
1906 {
1907         unsigned i;
1908
1909         for (i = 0; i < rdev->debugfs_count; i++) {
1910                 if (rdev->debugfs[i].files == files) {
1911                         /* Already registered */
1912                         return 0;
1913                 }
1914         }
1915
1916         i = rdev->debugfs_count + 1;
1917         if (i > RADEON_DEBUGFS_MAX_COMPONENTS) {
1918                 DRM_ERROR("Reached maximum number of debugfs components.\n");
1919                 DRM_ERROR("Report so we increase "
1920                           "RADEON_DEBUGFS_MAX_COMPONENTS.\n");
1921                 return -EINVAL;
1922         }
1923         rdev->debugfs[rdev->debugfs_count].files = files;
1924         rdev->debugfs[rdev->debugfs_count].num_files = nfiles;
1925         rdev->debugfs_count = i;
1926 #if defined(CONFIG_DEBUG_FS)
1927         drm_debugfs_create_files(files, nfiles,
1928                                  rdev->ddev->control->debugfs_root,
1929                                  rdev->ddev->control);
1930         drm_debugfs_create_files(files, nfiles,
1931                                  rdev->ddev->primary->debugfs_root,
1932                                  rdev->ddev->primary);
1933 #endif
1934         return 0;
1935 }
1936
1937 static void radeon_debugfs_remove_files(struct radeon_device *rdev)
1938 {
1939 #if defined(CONFIG_DEBUG_FS)
1940         unsigned i;
1941
1942         for (i = 0; i < rdev->debugfs_count; i++) {
1943                 drm_debugfs_remove_files(rdev->debugfs[i].files,
1944                                          rdev->debugfs[i].num_files,
1945                                          rdev->ddev->control);
1946                 drm_debugfs_remove_files(rdev->debugfs[i].files,
1947                                          rdev->debugfs[i].num_files,
1948                                          rdev->ddev->primary);
1949         }
1950 #endif
1951 }
1952
1953 #if defined(CONFIG_DEBUG_FS)
1954 int radeon_debugfs_init(struct drm_minor *minor)
1955 {
1956         return 0;
1957 }
1958
1959 void radeon_debugfs_cleanup(struct drm_minor *minor)
1960 {
1961 }
1962 #endif