These changes are the raw update to linux-4.4.6-rt14. Kernel sources
[kvmfornfv.git] / kernel / drivers / clk / socfpga / clk.h
1 /*
2  * Copyright (c) 2013, Steffen Trumtrar <s.trumtrar@pengutronix.de>
3  *
4  * based on drivers/clk/tegra/clk.h
5  *
6  * This program is free software; you can redistribute it and/or modify it
7  * under the terms and conditions of the GNU General Public License,
8  * version 2, as published by the Free Software Foundation.
9  *
10  * This program is distributed in the hope it will be useful, but WITHOUT
11  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
12  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
13  * more details.
14  *
15  */
16
17 #ifndef __SOCFPGA_CLK_H
18 #define __SOCFPGA_CLK_H
19
20 #include <linux/clk-provider.h>
21
22 /* Clock Manager offsets */
23 #define CLKMGR_CTRL             0x0
24 #define CLKMGR_BYPASS           0x4
25 #define CLKMGR_DBCTRL           0x10
26 #define CLKMGR_L4SRC            0x70
27 #define CLKMGR_PERPLL_SRC       0xAC
28
29 #define SOCFPGA_MAX_PARENTS             5
30
31 #define streq(a, b) (strcmp((a), (b)) == 0)
32 #define SYSMGR_SDMMC_CTRL_SET(smplsel, drvsel) \
33         ((((smplsel) & 0x7) << 3) | (((drvsel) & 0x7) << 0))
34
35 extern void __iomem *clk_mgr_base_addr;
36 extern void __iomem *clk_mgr_a10_base_addr;
37
38 void __init socfpga_pll_init(struct device_node *node);
39 void __init socfpga_periph_init(struct device_node *node);
40 void __init socfpga_gate_init(struct device_node *node);
41 void socfpga_a10_pll_init(struct device_node *node);
42 void socfpga_a10_periph_init(struct device_node *node);
43 void socfpga_a10_gate_init(struct device_node *node);
44
45 struct socfpga_pll {
46         struct clk_gate hw;
47 };
48
49 struct socfpga_gate_clk {
50         struct clk_gate hw;
51         char *parent_name;
52         u32 fixed_div;
53         void __iomem *div_reg;
54         struct regmap *sys_mgr_base_addr;
55         u32 width;      /* only valid if div_reg != 0 */
56         u32 shift;      /* only valid if div_reg != 0 */
57         u32 clk_phase[2];
58 };
59
60 struct socfpga_periph_clk {
61         struct clk_gate hw;
62         char *parent_name;
63         u32 fixed_div;
64         void __iomem *div_reg;
65         u32 width;      /* only valid if div_reg != 0 */
66         u32 shift;      /* only valid if div_reg != 0 */
67 };
68
69 #endif /* SOCFPGA_CLK_H */