Upgrade to 4.4.50-rt62
[kvmfornfv.git] / kernel / arch / arm64 / kernel / smp.c
1 /*
2  * SMP initialisation and IPI support
3  * Based on arch/arm/kernel/smp.c
4  *
5  * Copyright (C) 2012 ARM Ltd.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License version 2 as
9  * published by the Free Software Foundation.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
18  */
19
20 #include <linux/acpi.h>
21 #include <linux/delay.h>
22 #include <linux/init.h>
23 #include <linux/spinlock.h>
24 #include <linux/sched.h>
25 #include <linux/interrupt.h>
26 #include <linux/cache.h>
27 #include <linux/profile.h>
28 #include <linux/errno.h>
29 #include <linux/mm.h>
30 #include <linux/err.h>
31 #include <linux/cpu.h>
32 #include <linux/smp.h>
33 #include <linux/seq_file.h>
34 #include <linux/irq.h>
35 #include <linux/percpu.h>
36 #include <linux/clockchips.h>
37 #include <linux/completion.h>
38 #include <linux/of.h>
39 #include <linux/irq_work.h>
40
41 #include <asm/alternative.h>
42 #include <asm/atomic.h>
43 #include <asm/cacheflush.h>
44 #include <asm/cpu.h>
45 #include <asm/cputype.h>
46 #include <asm/cpu_ops.h>
47 #include <asm/mmu_context.h>
48 #include <asm/pgtable.h>
49 #include <asm/pgalloc.h>
50 #include <asm/processor.h>
51 #include <asm/smp_plat.h>
52 #include <asm/sections.h>
53 #include <asm/tlbflush.h>
54 #include <asm/ptrace.h>
55 #include <asm/virt.h>
56
57 #define CREATE_TRACE_POINTS
58 #include <trace/events/ipi.h>
59
60 /*
61  * as from 2.5, kernels no longer have an init_tasks structure
62  * so we need some other way of telling a new secondary core
63  * where to place its SVC stack
64  */
65 struct secondary_data secondary_data;
66
67 enum ipi_msg_type {
68         IPI_RESCHEDULE,
69         IPI_CALL_FUNC,
70         IPI_CPU_STOP,
71         IPI_TIMER,
72         IPI_IRQ_WORK,
73 };
74
75 /*
76  * Boot a secondary CPU, and assign it the specified idle task.
77  * This also gives us the initial stack to use for this CPU.
78  */
79 static int boot_secondary(unsigned int cpu, struct task_struct *idle)
80 {
81         if (cpu_ops[cpu]->cpu_boot)
82                 return cpu_ops[cpu]->cpu_boot(cpu);
83
84         return -EOPNOTSUPP;
85 }
86
87 static DECLARE_COMPLETION(cpu_running);
88
89 int __cpu_up(unsigned int cpu, struct task_struct *idle)
90 {
91         int ret;
92
93         /*
94          * We need to tell the secondary core where to find its stack and the
95          * page tables.
96          */
97         secondary_data.stack = task_stack_page(idle) + THREAD_START_SP;
98         __flush_dcache_area(&secondary_data, sizeof(secondary_data));
99
100         /*
101          * Now bring the CPU into our world.
102          */
103         ret = boot_secondary(cpu, idle);
104         if (ret == 0) {
105                 /*
106                  * CPU was successfully started, wait for it to come online or
107                  * time out.
108                  */
109                 wait_for_completion_timeout(&cpu_running,
110                                             msecs_to_jiffies(1000));
111
112                 if (!cpu_online(cpu)) {
113                         pr_crit("CPU%u: failed to come online\n", cpu);
114                         ret = -EIO;
115                 }
116         } else {
117                 pr_err("CPU%u: failed to boot: %d\n", cpu, ret);
118         }
119
120         secondary_data.stack = NULL;
121
122         return ret;
123 }
124
125 static void smp_store_cpu_info(unsigned int cpuid)
126 {
127         store_cpu_topology(cpuid);
128 }
129
130 /*
131  * This is the secondary CPU boot entry.  We're using this CPUs
132  * idle thread stack, but a set of temporary page tables.
133  */
134 asmlinkage void secondary_start_kernel(void)
135 {
136         struct mm_struct *mm = &init_mm;
137         unsigned int cpu = smp_processor_id();
138
139         /*
140          * All kernel threads share the same mm context; grab a
141          * reference and switch to it.
142          */
143         atomic_inc(&mm->mm_count);
144         current->active_mm = mm;
145
146         set_my_cpu_offset(per_cpu_offset(smp_processor_id()));
147
148         /*
149          * TTBR0 is only used for the identity mapping at this stage. Make it
150          * point to zero page to avoid speculatively fetching new entries.
151          */
152         cpu_set_reserved_ttbr0();
153         local_flush_tlb_all();
154         cpu_set_default_tcr_t0sz();
155
156         preempt_disable();
157         trace_hardirqs_off();
158
159         /*
160          * If the system has established the capabilities, make sure
161          * this CPU ticks all of those. If it doesn't, the CPU will
162          * fail to come online.
163          */
164         verify_local_cpu_capabilities();
165
166         if (cpu_ops[cpu]->cpu_postboot)
167                 cpu_ops[cpu]->cpu_postboot();
168
169         /*
170          * Log the CPU info before it is marked online and might get read.
171          */
172         cpuinfo_store_cpu();
173
174         /*
175          * Enable GIC and timers.
176          */
177         notify_cpu_starting(cpu);
178
179         smp_store_cpu_info(cpu);
180
181         /*
182          * OK, now it's safe to let the boot CPU continue.  Wait for
183          * the CPU migration code to notice that the CPU is online
184          * before we continue.
185          */
186         pr_info("CPU%u: Booted secondary processor [%08x]\n",
187                                          cpu, read_cpuid_id());
188         set_cpu_online(cpu, true);
189         complete(&cpu_running);
190
191         local_irq_enable();
192         local_async_enable();
193
194         /*
195          * OK, it's off to the idle thread for us
196          */
197         cpu_startup_entry(CPUHP_ONLINE);
198 }
199
200 #ifdef CONFIG_HOTPLUG_CPU
201 static int op_cpu_disable(unsigned int cpu)
202 {
203         /*
204          * If we don't have a cpu_die method, abort before we reach the point
205          * of no return. CPU0 may not have an cpu_ops, so test for it.
206          */
207         if (!cpu_ops[cpu] || !cpu_ops[cpu]->cpu_die)
208                 return -EOPNOTSUPP;
209
210         /*
211          * We may need to abort a hot unplug for some other mechanism-specific
212          * reason.
213          */
214         if (cpu_ops[cpu]->cpu_disable)
215                 return cpu_ops[cpu]->cpu_disable(cpu);
216
217         return 0;
218 }
219
220 /*
221  * __cpu_disable runs on the processor to be shutdown.
222  */
223 int __cpu_disable(void)
224 {
225         unsigned int cpu = smp_processor_id();
226         int ret;
227
228         ret = op_cpu_disable(cpu);
229         if (ret)
230                 return ret;
231
232         /*
233          * Take this CPU offline.  Once we clear this, we can't return,
234          * and we must not schedule until we're ready to give up the cpu.
235          */
236         set_cpu_online(cpu, false);
237
238         /*
239          * OK - migrate IRQs away from this CPU
240          */
241         irq_migrate_all_off_this_cpu();
242
243         return 0;
244 }
245
246 static int op_cpu_kill(unsigned int cpu)
247 {
248         /*
249          * If we have no means of synchronising with the dying CPU, then assume
250          * that it is really dead. We can only wait for an arbitrary length of
251          * time and hope that it's dead, so let's skip the wait and just hope.
252          */
253         if (!cpu_ops[cpu]->cpu_kill)
254                 return 0;
255
256         return cpu_ops[cpu]->cpu_kill(cpu);
257 }
258
259 /*
260  * called on the thread which is asking for a CPU to be shutdown -
261  * waits until shutdown has completed, or it is timed out.
262  */
263 void __cpu_die(unsigned int cpu)
264 {
265         int err;
266
267         if (!cpu_wait_death(cpu, 5)) {
268                 pr_crit("CPU%u: cpu didn't die\n", cpu);
269                 return;
270         }
271         pr_notice("CPU%u: shutdown\n", cpu);
272
273         /*
274          * Now that the dying CPU is beyond the point of no return w.r.t.
275          * in-kernel synchronisation, try to get the firwmare to help us to
276          * verify that it has really left the kernel before we consider
277          * clobbering anything it might still be using.
278          */
279         err = op_cpu_kill(cpu);
280         if (err)
281                 pr_warn("CPU%d may not have shut down cleanly: %d\n",
282                         cpu, err);
283 }
284
285 /*
286  * Called from the idle thread for the CPU which has been shutdown.
287  *
288  * Note that we disable IRQs here, but do not re-enable them
289  * before returning to the caller. This is also the behaviour
290  * of the other hotplug-cpu capable cores, so presumably coming
291  * out of idle fixes this.
292  */
293 void cpu_die(void)
294 {
295         unsigned int cpu = smp_processor_id();
296
297         idle_task_exit();
298
299         local_irq_disable();
300
301         /* Tell __cpu_die() that this CPU is now safe to dispose of */
302         (void)cpu_report_death();
303
304         /*
305          * Actually shutdown the CPU. This must never fail. The specific hotplug
306          * mechanism must perform all required cache maintenance to ensure that
307          * no dirty lines are lost in the process of shutting down the CPU.
308          */
309         cpu_ops[cpu]->cpu_die(cpu);
310
311         BUG();
312 }
313 #endif
314
315 static void __init hyp_mode_check(void)
316 {
317         if (is_hyp_mode_available())
318                 pr_info("CPU: All CPU(s) started at EL2\n");
319         else if (is_hyp_mode_mismatched())
320                 WARN_TAINT(1, TAINT_CPU_OUT_OF_SPEC,
321                            "CPU: CPUs started in inconsistent modes");
322         else
323                 pr_info("CPU: All CPU(s) started at EL1\n");
324 }
325
326 void __init smp_cpus_done(unsigned int max_cpus)
327 {
328         pr_info("SMP: Total of %d processors activated.\n", num_online_cpus());
329         setup_cpu_features();
330         hyp_mode_check();
331         apply_alternatives_all();
332 }
333
334 void __init smp_prepare_boot_cpu(void)
335 {
336         set_my_cpu_offset(per_cpu_offset(smp_processor_id()));
337         cpuinfo_store_boot_cpu();
338 }
339
340 static u64 __init of_get_cpu_mpidr(struct device_node *dn)
341 {
342         const __be32 *cell;
343         u64 hwid;
344
345         /*
346          * A cpu node with missing "reg" property is
347          * considered invalid to build a cpu_logical_map
348          * entry.
349          */
350         cell = of_get_property(dn, "reg", NULL);
351         if (!cell) {
352                 pr_err("%s: missing reg property\n", dn->full_name);
353                 return INVALID_HWID;
354         }
355
356         hwid = of_read_number(cell, of_n_addr_cells(dn));
357         /*
358          * Non affinity bits must be set to 0 in the DT
359          */
360         if (hwid & ~MPIDR_HWID_BITMASK) {
361                 pr_err("%s: invalid reg property\n", dn->full_name);
362                 return INVALID_HWID;
363         }
364         return hwid;
365 }
366
367 /*
368  * Duplicate MPIDRs are a recipe for disaster. Scan all initialized
369  * entries and check for duplicates. If any is found just ignore the
370  * cpu. cpu_logical_map was initialized to INVALID_HWID to avoid
371  * matching valid MPIDR values.
372  */
373 static bool __init is_mpidr_duplicate(unsigned int cpu, u64 hwid)
374 {
375         unsigned int i;
376
377         for (i = 1; (i < cpu) && (i < NR_CPUS); i++)
378                 if (cpu_logical_map(i) == hwid)
379                         return true;
380         return false;
381 }
382
383 /*
384  * Initialize cpu operations for a logical cpu and
385  * set it in the possible mask on success
386  */
387 static int __init smp_cpu_setup(int cpu)
388 {
389         if (cpu_read_ops(cpu))
390                 return -ENODEV;
391
392         if (cpu_ops[cpu]->cpu_init(cpu))
393                 return -ENODEV;
394
395         set_cpu_possible(cpu, true);
396
397         return 0;
398 }
399
400 static bool bootcpu_valid __initdata;
401 static unsigned int cpu_count = 1;
402
403 #ifdef CONFIG_ACPI
404 /*
405  * acpi_map_gic_cpu_interface - parse processor MADT entry
406  *
407  * Carry out sanity checks on MADT processor entry and initialize
408  * cpu_logical_map on success
409  */
410 static void __init
411 acpi_map_gic_cpu_interface(struct acpi_madt_generic_interrupt *processor)
412 {
413         u64 hwid = processor->arm_mpidr;
414
415         if (!(processor->flags & ACPI_MADT_ENABLED)) {
416                 pr_debug("skipping disabled CPU entry with 0x%llx MPIDR\n", hwid);
417                 return;
418         }
419
420         if (hwid & ~MPIDR_HWID_BITMASK || hwid == INVALID_HWID) {
421                 pr_err("skipping CPU entry with invalid MPIDR 0x%llx\n", hwid);
422                 return;
423         }
424
425         if (is_mpidr_duplicate(cpu_count, hwid)) {
426                 pr_err("duplicate CPU MPIDR 0x%llx in MADT\n", hwid);
427                 return;
428         }
429
430         /* Check if GICC structure of boot CPU is available in the MADT */
431         if (cpu_logical_map(0) == hwid) {
432                 if (bootcpu_valid) {
433                         pr_err("duplicate boot CPU MPIDR: 0x%llx in MADT\n",
434                                hwid);
435                         return;
436                 }
437                 bootcpu_valid = true;
438                 return;
439         }
440
441         if (cpu_count >= NR_CPUS)
442                 return;
443
444         /* map the logical cpu id to cpu MPIDR */
445         cpu_logical_map(cpu_count) = hwid;
446
447         cpu_count++;
448 }
449
450 static int __init
451 acpi_parse_gic_cpu_interface(struct acpi_subtable_header *header,
452                              const unsigned long end)
453 {
454         struct acpi_madt_generic_interrupt *processor;
455
456         processor = (struct acpi_madt_generic_interrupt *)header;
457         if (BAD_MADT_GICC_ENTRY(processor, end))
458                 return -EINVAL;
459
460         acpi_table_print_madt_entry(header);
461
462         acpi_map_gic_cpu_interface(processor);
463
464         return 0;
465 }
466 #else
467 #define acpi_table_parse_madt(...)      do { } while (0)
468 #endif
469
470 /*
471  * Enumerate the possible CPU set from the device tree and build the
472  * cpu logical map array containing MPIDR values related to logical
473  * cpus. Assumes that cpu_logical_map(0) has already been initialized.
474  */
475 static void __init of_parse_and_init_cpus(void)
476 {
477         struct device_node *dn = NULL;
478
479         while ((dn = of_find_node_by_type(dn, "cpu"))) {
480                 u64 hwid = of_get_cpu_mpidr(dn);
481
482                 if (hwid == INVALID_HWID)
483                         goto next;
484
485                 if (is_mpidr_duplicate(cpu_count, hwid)) {
486                         pr_err("%s: duplicate cpu reg properties in the DT\n",
487                                 dn->full_name);
488                         goto next;
489                 }
490
491                 /*
492                  * The numbering scheme requires that the boot CPU
493                  * must be assigned logical id 0. Record it so that
494                  * the logical map built from DT is validated and can
495                  * be used.
496                  */
497                 if (hwid == cpu_logical_map(0)) {
498                         if (bootcpu_valid) {
499                                 pr_err("%s: duplicate boot cpu reg property in DT\n",
500                                         dn->full_name);
501                                 goto next;
502                         }
503
504                         bootcpu_valid = true;
505
506                         /*
507                          * cpu_logical_map has already been
508                          * initialized and the boot cpu doesn't need
509                          * the enable-method so continue without
510                          * incrementing cpu.
511                          */
512                         continue;
513                 }
514
515                 if (cpu_count >= NR_CPUS)
516                         goto next;
517
518                 pr_debug("cpu logical map 0x%llx\n", hwid);
519                 cpu_logical_map(cpu_count) = hwid;
520 next:
521                 cpu_count++;
522         }
523 }
524
525 /*
526  * Enumerate the possible CPU set from the device tree or ACPI and build the
527  * cpu logical map array containing MPIDR values related to logical
528  * cpus. Assumes that cpu_logical_map(0) has already been initialized.
529  */
530 void __init smp_init_cpus(void)
531 {
532         int i;
533
534         if (acpi_disabled)
535                 of_parse_and_init_cpus();
536         else
537                 /*
538                  * do a walk of MADT to determine how many CPUs
539                  * we have including disabled CPUs, and get information
540                  * we need for SMP init
541                  */
542                 acpi_table_parse_madt(ACPI_MADT_TYPE_GENERIC_INTERRUPT,
543                                       acpi_parse_gic_cpu_interface, 0);
544
545         if (cpu_count > NR_CPUS)
546                 pr_warn("no. of cores (%d) greater than configured maximum of %d - clipping\n",
547                         cpu_count, NR_CPUS);
548
549         if (!bootcpu_valid) {
550                 pr_err("missing boot CPU MPIDR, not enabling secondaries\n");
551                 return;
552         }
553
554         /*
555          * We need to set the cpu_logical_map entries before enabling
556          * the cpus so that cpu processor description entries (DT cpu nodes
557          * and ACPI MADT entries) can be retrieved by matching the cpu hwid
558          * with entries in cpu_logical_map while initializing the cpus.
559          * If the cpu set-up fails, invalidate the cpu_logical_map entry.
560          */
561         for (i = 1; i < NR_CPUS; i++) {
562                 if (cpu_logical_map(i) != INVALID_HWID) {
563                         if (smp_cpu_setup(i))
564                                 cpu_logical_map(i) = INVALID_HWID;
565                 }
566         }
567 }
568
569 void __init smp_prepare_cpus(unsigned int max_cpus)
570 {
571         int err;
572         unsigned int cpu, ncores = num_possible_cpus();
573
574         init_cpu_topology();
575
576         smp_store_cpu_info(smp_processor_id());
577
578         /*
579          * are we trying to boot more cores than exist?
580          */
581         if (max_cpus > ncores)
582                 max_cpus = ncores;
583
584         /* Don't bother if we're effectively UP */
585         if (max_cpus <= 1)
586                 return;
587
588         /*
589          * Initialise the present map (which describes the set of CPUs
590          * actually populated at the present time) and release the
591          * secondaries from the bootloader.
592          *
593          * Make sure we online at most (max_cpus - 1) additional CPUs.
594          */
595         max_cpus--;
596         for_each_possible_cpu(cpu) {
597                 if (max_cpus == 0)
598                         break;
599
600                 if (cpu == smp_processor_id())
601                         continue;
602
603                 if (!cpu_ops[cpu])
604                         continue;
605
606                 err = cpu_ops[cpu]->cpu_prepare(cpu);
607                 if (err)
608                         continue;
609
610                 set_cpu_present(cpu, true);
611                 max_cpus--;
612         }
613 }
614
615 void (*__smp_cross_call)(const struct cpumask *, unsigned int);
616
617 void __init set_smp_cross_call(void (*fn)(const struct cpumask *, unsigned int))
618 {
619         __smp_cross_call = fn;
620 }
621
622 static const char *ipi_types[NR_IPI] __tracepoint_string = {
623 #define S(x,s)  [x] = s
624         S(IPI_RESCHEDULE, "Rescheduling interrupts"),
625         S(IPI_CALL_FUNC, "Function call interrupts"),
626         S(IPI_CPU_STOP, "CPU stop interrupts"),
627         S(IPI_TIMER, "Timer broadcast interrupts"),
628         S(IPI_IRQ_WORK, "IRQ work interrupts"),
629 };
630
631 static void smp_cross_call(const struct cpumask *target, unsigned int ipinr)
632 {
633         trace_ipi_raise(target, ipi_types[ipinr]);
634         __smp_cross_call(target, ipinr);
635 }
636
637 void show_ipi_list(struct seq_file *p, int prec)
638 {
639         unsigned int cpu, i;
640
641         for (i = 0; i < NR_IPI; i++) {
642                 seq_printf(p, "%*s%u:%s", prec - 1, "IPI", i,
643                            prec >= 4 ? " " : "");
644                 for_each_online_cpu(cpu)
645                         seq_printf(p, "%10u ",
646                                    __get_irq_stat(cpu, ipi_irqs[i]));
647                 seq_printf(p, "      %s\n", ipi_types[i]);
648         }
649 }
650
651 u64 smp_irq_stat_cpu(unsigned int cpu)
652 {
653         u64 sum = 0;
654         int i;
655
656         for (i = 0; i < NR_IPI; i++)
657                 sum += __get_irq_stat(cpu, ipi_irqs[i]);
658
659         return sum;
660 }
661
662 void arch_send_call_function_ipi_mask(const struct cpumask *mask)
663 {
664         smp_cross_call(mask, IPI_CALL_FUNC);
665 }
666
667 void arch_send_call_function_single_ipi(int cpu)
668 {
669         smp_cross_call(cpumask_of(cpu), IPI_CALL_FUNC);
670 }
671
672 #ifdef CONFIG_IRQ_WORK
673 void arch_irq_work_raise(void)
674 {
675         if (__smp_cross_call)
676                 smp_cross_call(cpumask_of(smp_processor_id()), IPI_IRQ_WORK);
677 }
678 #endif
679
680 static DEFINE_RAW_SPINLOCK(stop_lock);
681
682 /*
683  * ipi_cpu_stop - handle IPI from smp_send_stop()
684  */
685 static void ipi_cpu_stop(unsigned int cpu)
686 {
687         if (system_state == SYSTEM_BOOTING ||
688             system_state == SYSTEM_RUNNING) {
689                 raw_spin_lock(&stop_lock);
690                 pr_crit("CPU%u: stopping\n", cpu);
691                 dump_stack();
692                 raw_spin_unlock(&stop_lock);
693         }
694
695         set_cpu_online(cpu, false);
696
697         local_irq_disable();
698
699         while (1)
700                 cpu_relax();
701 }
702
703 /*
704  * Main handler for inter-processor interrupts
705  */
706 void handle_IPI(int ipinr, struct pt_regs *regs)
707 {
708         unsigned int cpu = smp_processor_id();
709         struct pt_regs *old_regs = set_irq_regs(regs);
710
711         if ((unsigned)ipinr < NR_IPI) {
712                 trace_ipi_entry_rcuidle(ipi_types[ipinr]);
713                 __inc_irq_stat(cpu, ipi_irqs[ipinr]);
714         }
715
716         switch (ipinr) {
717         case IPI_RESCHEDULE:
718                 scheduler_ipi();
719                 break;
720
721         case IPI_CALL_FUNC:
722                 irq_enter();
723                 generic_smp_call_function_interrupt();
724                 irq_exit();
725                 break;
726
727         case IPI_CPU_STOP:
728                 irq_enter();
729                 ipi_cpu_stop(cpu);
730                 irq_exit();
731                 break;
732
733 #ifdef CONFIG_GENERIC_CLOCKEVENTS_BROADCAST
734         case IPI_TIMER:
735                 irq_enter();
736                 tick_receive_broadcast();
737                 irq_exit();
738                 break;
739 #endif
740
741 #ifdef CONFIG_IRQ_WORK
742         case IPI_IRQ_WORK:
743                 irq_enter();
744                 irq_work_run();
745                 irq_exit();
746                 break;
747 #endif
748
749         default:
750                 pr_crit("CPU%u: Unknown IPI message 0x%x\n", cpu, ipinr);
751                 break;
752         }
753
754         if ((unsigned)ipinr < NR_IPI)
755                 trace_ipi_exit_rcuidle(ipi_types[ipinr]);
756         set_irq_regs(old_regs);
757 }
758
759 void smp_send_reschedule(int cpu)
760 {
761         smp_cross_call(cpumask_of(cpu), IPI_RESCHEDULE);
762 }
763
764 #ifdef CONFIG_GENERIC_CLOCKEVENTS_BROADCAST
765 void tick_broadcast(const struct cpumask *mask)
766 {
767         smp_cross_call(mask, IPI_TIMER);
768 }
769 #endif
770
771 void smp_send_stop(void)
772 {
773         unsigned long timeout;
774
775         if (num_online_cpus() > 1) {
776                 cpumask_t mask;
777
778                 cpumask_copy(&mask, cpu_online_mask);
779                 cpumask_clear_cpu(smp_processor_id(), &mask);
780
781                 smp_cross_call(&mask, IPI_CPU_STOP);
782         }
783
784         /* Wait up to one second for other CPUs to stop */
785         timeout = USEC_PER_SEC;
786         while (num_online_cpus() > 1 && timeout--)
787                 udelay(1);
788
789         if (num_online_cpus() > 1)
790                 pr_warning("SMP: failed to stop secondary CPUs\n");
791 }
792
793 /*
794  * not supported here
795  */
796 int setup_profiling_timer(unsigned int multiplier)
797 {
798         return -EINVAL;
799 }