These changes are the raw update to linux-4.4.6-rt14. Kernel sources
[kvmfornfv.git] / kernel / drivers / pinctrl / mediatek / pinctrl-mt8173.c
index 412ea84..ad27184 100644 (file)
@@ -18,6 +18,7 @@
 #include <linux/of_device.h>
 #include <linux/pinctrl/pinctrl.h>
 #include <linux/regmap.h>
+#include <linux/pinctrl/pinconf-generic.h>
 #include <dt-bindings/pinctrl/mt65xx.h>
 
 #include "pinctrl-mtk-common.h"
 
 #define DRV_BASE                               0xb00
 
-/**
- * struct mtk_pin_ies_smt_set - For special pins' ies and smt setting.
- * @start: The start pin number of those special pins.
- * @end: The end pin number of those special pins.
- * @offset: The offset of special setting register.
- * @bit: The bit of special setting register.
- */
-struct mtk_pin_ies_smt_set {
-       unsigned int start;
-       unsigned int end;
-       unsigned int offset;
-       unsigned char bit;
+static const struct mtk_pin_spec_pupd_set_samereg mt8173_spec_pupd[] = {
+       MTK_PIN_PUPD_SPEC_SR(119, 0xe00, 2, 1, 0),  /* KROW0 */
+       MTK_PIN_PUPD_SPEC_SR(120, 0xe00, 6, 5, 4),  /* KROW1 */
+       MTK_PIN_PUPD_SPEC_SR(121, 0xe00, 10, 9, 8), /* KROW2 */
+       MTK_PIN_PUPD_SPEC_SR(122, 0xe10, 2, 1, 0),  /* KCOL0 */
+       MTK_PIN_PUPD_SPEC_SR(123, 0xe10, 6, 5, 4),  /* KCOL1 */
+       MTK_PIN_PUPD_SPEC_SR(124, 0xe10, 10, 9, 8), /* KCOL2 */
+
+       MTK_PIN_PUPD_SPEC_SR(67, 0xd10, 2, 1, 0),   /* ms0 DS */
+       MTK_PIN_PUPD_SPEC_SR(68, 0xd00, 2, 1, 0),   /* ms0 RST */
+       MTK_PIN_PUPD_SPEC_SR(66, 0xc10, 2, 1, 0),   /* ms0 cmd */
+       MTK_PIN_PUPD_SPEC_SR(65, 0xc00, 2, 1, 0),   /* ms0 clk */
+       MTK_PIN_PUPD_SPEC_SR(57, 0xc20, 2, 1, 0),   /* ms0 data0 */
+       MTK_PIN_PUPD_SPEC_SR(58, 0xc20, 2, 1, 0),   /* ms0 data1 */
+       MTK_PIN_PUPD_SPEC_SR(59, 0xc20, 2, 1, 0),   /* ms0 data2 */
+       MTK_PIN_PUPD_SPEC_SR(60, 0xc20, 2, 1, 0),   /* ms0 data3 */
+       MTK_PIN_PUPD_SPEC_SR(61, 0xc20, 2, 1, 0),   /* ms0 data4 */
+       MTK_PIN_PUPD_SPEC_SR(62, 0xc20, 2, 1, 0),   /* ms0 data5 */
+       MTK_PIN_PUPD_SPEC_SR(63, 0xc20, 2, 1, 0),   /* ms0 data6 */
+       MTK_PIN_PUPD_SPEC_SR(64, 0xc20, 2, 1, 0),   /* ms0 data7 */
+
+       MTK_PIN_PUPD_SPEC_SR(78, 0xc50, 2, 1, 0),    /* ms1 cmd */
+       MTK_PIN_PUPD_SPEC_SR(73, 0xd20, 2, 1, 0),    /* ms1 dat0 */
+       MTK_PIN_PUPD_SPEC_SR(74, 0xd20, 6, 5, 4),    /* ms1 dat1 */
+       MTK_PIN_PUPD_SPEC_SR(75, 0xd20, 10, 9, 8),   /* ms1 dat2 */
+       MTK_PIN_PUPD_SPEC_SR(76, 0xd20, 14, 13, 12), /* ms1 dat3 */
+       MTK_PIN_PUPD_SPEC_SR(77, 0xc40, 2, 1, 0),    /* ms1 clk */
+
+       MTK_PIN_PUPD_SPEC_SR(100, 0xd40, 2, 1, 0),    /* ms2 dat0 */
+       MTK_PIN_PUPD_SPEC_SR(101, 0xd40, 6, 5, 4),    /* ms2 dat1 */
+       MTK_PIN_PUPD_SPEC_SR(102, 0xd40, 10, 9, 8),   /* ms2 dat2 */
+       MTK_PIN_PUPD_SPEC_SR(103, 0xd40, 14, 13, 12), /* ms2 dat3 */
+       MTK_PIN_PUPD_SPEC_SR(104, 0xc80, 2, 1, 0),    /* ms2 clk */
+       MTK_PIN_PUPD_SPEC_SR(105, 0xc90, 2, 1, 0),    /* ms2 cmd */
+
+       MTK_PIN_PUPD_SPEC_SR(22, 0xd60, 2, 1, 0),    /* ms3 dat0 */
+       MTK_PIN_PUPD_SPEC_SR(23, 0xd60, 6, 5, 4),    /* ms3 dat1 */
+       MTK_PIN_PUPD_SPEC_SR(24, 0xd60, 10, 9, 8),   /* ms3 dat2 */
+       MTK_PIN_PUPD_SPEC_SR(25, 0xd60, 14, 13, 12), /* ms3 dat3 */
+       MTK_PIN_PUPD_SPEC_SR(26, 0xcc0, 2, 1, 0),    /* ms3 clk */
+       MTK_PIN_PUPD_SPEC_SR(27, 0xcd0, 2, 1, 0)     /* ms3 cmd */
 };
 
-#define MTK_PIN_IES_SMT_SET(_start, _end, _offset, _bit)       \
-       {       \
-               .start = _start,        \
-               .end = _end,    \
-               .bit = _bit,    \
-               .offset = _offset,      \
-       }
-
-/**
- * struct mtk_pin_spec_pupd_set - For special pins' pull up/down setting.
- * @pin: The pin number.
- * @offset: The offset of special pull up/down setting register.
- * @pupd_bit: The pull up/down bit in this register.
- * @r0_bit: The r0 bit of pull resistor.
- * @r1_bit: The r1 bit of pull resistor.
- */
-struct mtk_pin_spec_pupd_set {
-       unsigned int pin;
-       unsigned int offset;
-       unsigned char pupd_bit;
-       unsigned char r1_bit;
-       unsigned char r0_bit;
-};
-
-#define MTK_PIN_PUPD_SPEC(_pin, _offset, _pupd, _r1, _r0)      \
-       {       \
-               .pin = _pin,    \
-               .offset = _offset,      \
-               .pupd_bit = _pupd,      \
-               .r1_bit = _r1,          \
-               .r0_bit = _r0,          \
-       }
-
-static const struct mtk_pin_spec_pupd_set mt8173_spec_pupd[] = {
-       MTK_PIN_PUPD_SPEC(119, 0xe00, 2, 1, 0),  /* KROW0 */
-       MTK_PIN_PUPD_SPEC(120, 0xe00, 6, 5, 4),  /* KROW1 */
-       MTK_PIN_PUPD_SPEC(121, 0xe00, 10, 9, 8), /* KROW2 */
-       MTK_PIN_PUPD_SPEC(122, 0xe10, 2, 1, 0),  /* KCOL0 */
-       MTK_PIN_PUPD_SPEC(123, 0xe10, 6, 5, 4),  /* KCOL1 */
-       MTK_PIN_PUPD_SPEC(124, 0xe10, 10, 9, 8), /* KCOL2 */
-
-       MTK_PIN_PUPD_SPEC(67, 0xd10, 2, 1, 0),   /* ms0 DS */
-       MTK_PIN_PUPD_SPEC(68, 0xd00, 2, 1, 0),   /* ms0 RST */
-       MTK_PIN_PUPD_SPEC(66, 0xc10, 2, 1, 0),   /* ms0 cmd */
-       MTK_PIN_PUPD_SPEC(65, 0xc00, 2, 1, 0),   /* ms0 clk */
-       MTK_PIN_PUPD_SPEC(57, 0xc20, 2, 1, 0),   /* ms0 data0 */
-       MTK_PIN_PUPD_SPEC(58, 0xc20, 2, 1, 0),   /* ms0 data1 */
-       MTK_PIN_PUPD_SPEC(59, 0xc20, 2, 1, 0),   /* ms0 data2 */
-       MTK_PIN_PUPD_SPEC(60, 0xc20, 2, 1, 0),   /* ms0 data3 */
-       MTK_PIN_PUPD_SPEC(61, 0xc20, 2, 1, 0),   /* ms0 data4 */
-       MTK_PIN_PUPD_SPEC(62, 0xc20, 2, 1, 0),   /* ms0 data5 */
-       MTK_PIN_PUPD_SPEC(63, 0xc20, 2, 1, 0),   /* ms0 data6 */
-       MTK_PIN_PUPD_SPEC(64, 0xc20, 2, 1, 0),   /* ms0 data7 */
-
-       MTK_PIN_PUPD_SPEC(78, 0xc50, 2, 1, 0),    /* ms1 cmd */
-       MTK_PIN_PUPD_SPEC(73, 0xd20, 2, 1, 0),    /* ms1 dat0 */
-       MTK_PIN_PUPD_SPEC(74, 0xd20, 6, 5, 4),    /* ms1 dat1 */
-       MTK_PIN_PUPD_SPEC(75, 0xd20, 10, 9, 8),   /* ms1 dat2 */
-       MTK_PIN_PUPD_SPEC(76, 0xd20, 14, 13, 12), /* ms1 dat3 */
-       MTK_PIN_PUPD_SPEC(77, 0xc40, 2, 1, 0),    /* ms1 clk */
-
-       MTK_PIN_PUPD_SPEC(100, 0xd40, 2, 1, 0),    /* ms2 dat0 */
-       MTK_PIN_PUPD_SPEC(101, 0xd40, 6, 5, 4),    /* ms2 dat1 */
-       MTK_PIN_PUPD_SPEC(102, 0xd40, 10, 9, 8),   /* ms2 dat2 */
-       MTK_PIN_PUPD_SPEC(103, 0xd40, 14, 13, 12), /* ms2 dat3 */
-       MTK_PIN_PUPD_SPEC(104, 0xc80, 2, 1, 0),    /* ms2 clk */
-       MTK_PIN_PUPD_SPEC(105, 0xc90, 2, 1, 0),    /* ms2 cmd */
-
-       MTK_PIN_PUPD_SPEC(22, 0xd60, 2, 1, 0),    /* ms3 dat0 */
-       MTK_PIN_PUPD_SPEC(23, 0xd60, 6, 5, 4),    /* ms3 dat1 */
-       MTK_PIN_PUPD_SPEC(24, 0xd60, 10, 9, 8),   /* ms3 dat2 */
-       MTK_PIN_PUPD_SPEC(25, 0xd60, 14, 13, 12), /* ms3 dat3 */
-       MTK_PIN_PUPD_SPEC(26, 0xcc0, 2, 1, 0),    /* ms3 clk */
-       MTK_PIN_PUPD_SPEC(27, 0xcd0, 2, 1, 0)     /* ms3 cmd */
-};
-
-static int spec_pull_set(struct regmap *regmap, unsigned int pin,
+static int mt8173_spec_pull_set(struct regmap *regmap, unsigned int pin,
                unsigned char align, bool isup, unsigned int r1r0)
 {
-       unsigned int i;
-       unsigned int reg_pupd, reg_set, reg_rst;
-       unsigned int bit_pupd, bit_r0, bit_r1;
-       const struct mtk_pin_spec_pupd_set *spec_pupd_pin;
-       bool find = false;
-
-       for (i = 0; i < ARRAY_SIZE(mt8173_spec_pupd); i++) {
-               if (pin == mt8173_spec_pupd[i].pin) {
-                       find = true;
-                       break;
-               }
-       }
-
-       if (!find)
-               return -EINVAL;
-
-       spec_pupd_pin = mt8173_spec_pupd + i;
-       reg_set = spec_pupd_pin->offset + align;
-       reg_rst = spec_pupd_pin->offset + (align << 1);
-
-       if (isup)
-               reg_pupd = reg_rst;
-       else
-               reg_pupd = reg_set;
-
-       bit_pupd = BIT(spec_pupd_pin->pupd_bit);
-       regmap_write(regmap, reg_pupd, bit_pupd);
-
-       bit_r0 = BIT(spec_pupd_pin->r0_bit);
-       bit_r1 = BIT(spec_pupd_pin->r1_bit);
-
-       switch (r1r0) {
-       case MTK_PUPD_SET_R1R0_00:
-               regmap_write(regmap, reg_rst, bit_r0);
-               regmap_write(regmap, reg_rst, bit_r1);
-               break;
-       case MTK_PUPD_SET_R1R0_01:
-               regmap_write(regmap, reg_set, bit_r0);
-               regmap_write(regmap, reg_rst, bit_r1);
-               break;
-       case MTK_PUPD_SET_R1R0_10:
-               regmap_write(regmap, reg_rst, bit_r0);
-               regmap_write(regmap, reg_set, bit_r1);
-               break;
-       case MTK_PUPD_SET_R1R0_11:
-               regmap_write(regmap, reg_set, bit_r0);
-               regmap_write(regmap, reg_set, bit_r1);
-               break;
-       default:
-               return -EINVAL;
-       }
-
-       return 0;
+       return mtk_pctrl_spec_pull_set_samereg(regmap, mt8173_spec_pupd,
+               ARRAY_SIZE(mt8173_spec_pupd), pin, align, isup, r1r0);
 }
 
-static const struct mtk_pin_ies_smt_set mt8173_ies_smt_set[] = {
-       MTK_PIN_IES_SMT_SET(0, 4, 0x930, 1),
-       MTK_PIN_IES_SMT_SET(5, 9, 0x930, 2),
-       MTK_PIN_IES_SMT_SET(10, 13, 0x930, 10),
-       MTK_PIN_IES_SMT_SET(14, 15, 0x940, 10),
-       MTK_PIN_IES_SMT_SET(16, 16, 0x930, 0),
-       MTK_PIN_IES_SMT_SET(17, 17, 0x950, 2),
-       MTK_PIN_IES_SMT_SET(18, 21, 0x940, 3),
-       MTK_PIN_IES_SMT_SET(29, 32, 0x930, 3),
-       MTK_PIN_IES_SMT_SET(33, 33, 0x930, 4),
-       MTK_PIN_IES_SMT_SET(34, 36, 0x930, 5),
-       MTK_PIN_IES_SMT_SET(37, 38, 0x930, 6),
-       MTK_PIN_IES_SMT_SET(39, 39, 0x930, 7),
-       MTK_PIN_IES_SMT_SET(40, 41, 0x930, 9),
-       MTK_PIN_IES_SMT_SET(42, 42, 0x940, 0),
-       MTK_PIN_IES_SMT_SET(43, 44, 0x930, 11),
-       MTK_PIN_IES_SMT_SET(45, 46, 0x930, 12),
-       MTK_PIN_IES_SMT_SET(57, 64, 0xc20, 13),
-       MTK_PIN_IES_SMT_SET(65, 65, 0xc10, 13),
-       MTK_PIN_IES_SMT_SET(66, 66, 0xc00, 13),
-       MTK_PIN_IES_SMT_SET(67, 67, 0xd10, 13),
-       MTK_PIN_IES_SMT_SET(68, 68, 0xd00, 13),
-       MTK_PIN_IES_SMT_SET(69, 72, 0x940, 14),
-       MTK_PIN_IES_SMT_SET(73, 76, 0xc60, 13),
-       MTK_PIN_IES_SMT_SET(77, 77, 0xc40, 13),
-       MTK_PIN_IES_SMT_SET(78, 78, 0xc50, 13),
-       MTK_PIN_IES_SMT_SET(79, 82, 0x940, 15),
-       MTK_PIN_IES_SMT_SET(83, 83, 0x950, 0),
-       MTK_PIN_IES_SMT_SET(84, 85, 0x950, 1),
-       MTK_PIN_IES_SMT_SET(86, 91, 0x950, 2),
-       MTK_PIN_IES_SMT_SET(92, 92, 0x930, 13),
-       MTK_PIN_IES_SMT_SET(93, 95, 0x930, 14),
-       MTK_PIN_IES_SMT_SET(96, 99, 0x930, 15),
-       MTK_PIN_IES_SMT_SET(100, 103, 0xca0, 13),
-       MTK_PIN_IES_SMT_SET(104, 104, 0xc80, 13),
-       MTK_PIN_IES_SMT_SET(105, 105, 0xc90, 13),
-       MTK_PIN_IES_SMT_SET(106, 107, 0x940, 4),
-       MTK_PIN_IES_SMT_SET(108, 112, 0x940, 1),
-       MTK_PIN_IES_SMT_SET(113, 116, 0x940, 2),
-       MTK_PIN_IES_SMT_SET(117, 118, 0x940, 5),
-       MTK_PIN_IES_SMT_SET(119, 124, 0x940, 6),
-       MTK_PIN_IES_SMT_SET(125, 126, 0x940, 7),
-       MTK_PIN_IES_SMT_SET(127, 127, 0x940, 0),
-       MTK_PIN_IES_SMT_SET(128, 128, 0x950, 8),
-       MTK_PIN_IES_SMT_SET(129, 130, 0x950, 9),
-       MTK_PIN_IES_SMT_SET(131, 132, 0x950, 8),
-       MTK_PIN_IES_SMT_SET(133, 134, 0x910, 8)
+static const struct mtk_pin_ies_smt_set mt8173_smt_set[] = {
+       MTK_PIN_IES_SMT_SPEC(0, 4, 0x930, 1),
+       MTK_PIN_IES_SMT_SPEC(5, 9, 0x930, 2),
+       MTK_PIN_IES_SMT_SPEC(10, 13, 0x930, 10),
+       MTK_PIN_IES_SMT_SPEC(14, 15, 0x940, 10),
+       MTK_PIN_IES_SMT_SPEC(16, 16, 0x930, 0),
+       MTK_PIN_IES_SMT_SPEC(17, 17, 0x950, 2),
+       MTK_PIN_IES_SMT_SPEC(18, 21, 0x940, 3),
+       MTK_PIN_IES_SMT_SPEC(22, 25, 0xce0, 13),
+       MTK_PIN_IES_SMT_SPEC(26, 26, 0xcc0, 13),
+       MTK_PIN_IES_SMT_SPEC(27, 27, 0xcd0, 13),
+       MTK_PIN_IES_SMT_SPEC(28, 28, 0xd70, 13),
+       MTK_PIN_IES_SMT_SPEC(29, 32, 0x930, 3),
+       MTK_PIN_IES_SMT_SPEC(33, 33, 0x930, 4),
+       MTK_PIN_IES_SMT_SPEC(34, 36, 0x930, 5),
+       MTK_PIN_IES_SMT_SPEC(37, 38, 0x930, 6),
+       MTK_PIN_IES_SMT_SPEC(39, 39, 0x930, 7),
+       MTK_PIN_IES_SMT_SPEC(40, 41, 0x930, 9),
+       MTK_PIN_IES_SMT_SPEC(42, 42, 0x940, 0),
+       MTK_PIN_IES_SMT_SPEC(43, 44, 0x930, 11),
+       MTK_PIN_IES_SMT_SPEC(45, 46, 0x930, 12),
+       MTK_PIN_IES_SMT_SPEC(57, 64, 0xc20, 13),
+       MTK_PIN_IES_SMT_SPEC(65, 65, 0xc10, 13),
+       MTK_PIN_IES_SMT_SPEC(66, 66, 0xc00, 13),
+       MTK_PIN_IES_SMT_SPEC(67, 67, 0xd10, 13),
+       MTK_PIN_IES_SMT_SPEC(68, 68, 0xd00, 13),
+       MTK_PIN_IES_SMT_SPEC(69, 72, 0x940, 14),
+       MTK_PIN_IES_SMT_SPEC(73, 76, 0xc60, 13),
+       MTK_PIN_IES_SMT_SPEC(77, 77, 0xc40, 13),
+       MTK_PIN_IES_SMT_SPEC(78, 78, 0xc50, 13),
+       MTK_PIN_IES_SMT_SPEC(79, 82, 0x940, 15),
+       MTK_PIN_IES_SMT_SPEC(83, 83, 0x950, 0),
+       MTK_PIN_IES_SMT_SPEC(84, 85, 0x950, 1),
+       MTK_PIN_IES_SMT_SPEC(86, 91, 0x950, 2),
+       MTK_PIN_IES_SMT_SPEC(92, 92, 0x930, 13),
+       MTK_PIN_IES_SMT_SPEC(93, 95, 0x930, 14),
+       MTK_PIN_IES_SMT_SPEC(96, 99, 0x930, 15),
+       MTK_PIN_IES_SMT_SPEC(100, 103, 0xca0, 13),
+       MTK_PIN_IES_SMT_SPEC(104, 104, 0xc80, 13),
+       MTK_PIN_IES_SMT_SPEC(105, 105, 0xc90, 13),
+       MTK_PIN_IES_SMT_SPEC(106, 107, 0x940, 4),
+       MTK_PIN_IES_SMT_SPEC(108, 112, 0x940, 1),
+       MTK_PIN_IES_SMT_SPEC(113, 116, 0x940, 2),
+       MTK_PIN_IES_SMT_SPEC(117, 118, 0x940, 5),
+       MTK_PIN_IES_SMT_SPEC(119, 124, 0x940, 6),
+       MTK_PIN_IES_SMT_SPEC(125, 126, 0x940, 7),
+       MTK_PIN_IES_SMT_SPEC(127, 127, 0x940, 0),
+       MTK_PIN_IES_SMT_SPEC(128, 128, 0x950, 8),
+       MTK_PIN_IES_SMT_SPEC(129, 130, 0x950, 9),
+       MTK_PIN_IES_SMT_SPEC(131, 132, 0x950, 8),
+       MTK_PIN_IES_SMT_SPEC(133, 134, 0x910, 8)
 };
 
-static int spec_ies_smt_set(struct regmap *regmap, unsigned int pin,
-               unsigned char align, int value)
-{
-       unsigned int i, reg_addr, bit;
-       bool find = false;
-
-       for (i = 0; i < ARRAY_SIZE(mt8173_ies_smt_set); i++) {
-               if (pin >= mt8173_ies_smt_set[i].start &&
-                               pin <= mt8173_ies_smt_set[i].end) {
-                       find = true;
-                       break;
-               }
-       }
-
-       if (!find)
-               return -EINVAL;
-
-       if (value)
-               reg_addr = mt8173_ies_smt_set[i].offset + align;
-       else
-               reg_addr = mt8173_ies_smt_set[i].offset + (align << 1);
+static const struct mtk_pin_ies_smt_set mt8173_ies_set[] = {
+       MTK_PIN_IES_SMT_SPEC(0, 4, 0x900, 1),
+       MTK_PIN_IES_SMT_SPEC(5, 9, 0x900, 2),
+       MTK_PIN_IES_SMT_SPEC(10, 13, 0x900, 10),
+       MTK_PIN_IES_SMT_SPEC(14, 15, 0x910, 10),
+       MTK_PIN_IES_SMT_SPEC(16, 16, 0x900, 0),
+       MTK_PIN_IES_SMT_SPEC(17, 17, 0x920, 2),
+       MTK_PIN_IES_SMT_SPEC(18, 21, 0x910, 3),
+       MTK_PIN_IES_SMT_SPEC(22, 25, 0xce0, 14),
+       MTK_PIN_IES_SMT_SPEC(26, 26, 0xcc0, 14),
+       MTK_PIN_IES_SMT_SPEC(27, 27, 0xcd0, 14),
+       MTK_PIN_IES_SMT_SPEC(28, 28, 0xd70, 14),
+       MTK_PIN_IES_SMT_SPEC(29, 32, 0x900, 3),
+       MTK_PIN_IES_SMT_SPEC(33, 33, 0x900, 4),
+       MTK_PIN_IES_SMT_SPEC(34, 36, 0x900, 5),
+       MTK_PIN_IES_SMT_SPEC(37, 38, 0x900, 6),
+       MTK_PIN_IES_SMT_SPEC(39, 39, 0x900, 7),
+       MTK_PIN_IES_SMT_SPEC(40, 41, 0x900, 9),
+       MTK_PIN_IES_SMT_SPEC(42, 42, 0x910, 0),
+       MTK_PIN_IES_SMT_SPEC(43, 44, 0x900, 11),
+       MTK_PIN_IES_SMT_SPEC(45, 46, 0x900, 12),
+       MTK_PIN_IES_SMT_SPEC(57, 64, 0xc20, 14),
+       MTK_PIN_IES_SMT_SPEC(65, 65, 0xc10, 14),
+       MTK_PIN_IES_SMT_SPEC(66, 66, 0xc00, 14),
+       MTK_PIN_IES_SMT_SPEC(67, 67, 0xd10, 14),
+       MTK_PIN_IES_SMT_SPEC(68, 68, 0xd00, 14),
+       MTK_PIN_IES_SMT_SPEC(69, 72, 0x910, 14),
+       MTK_PIN_IES_SMT_SPEC(73, 76, 0xc60, 14),
+       MTK_PIN_IES_SMT_SPEC(77, 77, 0xc40, 14),
+       MTK_PIN_IES_SMT_SPEC(78, 78, 0xc50, 14),
+       MTK_PIN_IES_SMT_SPEC(79, 82, 0x910, 15),
+       MTK_PIN_IES_SMT_SPEC(83, 83, 0x920, 0),
+       MTK_PIN_IES_SMT_SPEC(84, 85, 0x920, 1),
+       MTK_PIN_IES_SMT_SPEC(86, 91, 0x920, 2),
+       MTK_PIN_IES_SMT_SPEC(92, 92, 0x900, 13),
+       MTK_PIN_IES_SMT_SPEC(93, 95, 0x900, 14),
+       MTK_PIN_IES_SMT_SPEC(96, 99, 0x900, 15),
+       MTK_PIN_IES_SMT_SPEC(100, 103, 0xca0, 14),
+       MTK_PIN_IES_SMT_SPEC(104, 104, 0xc80, 14),
+       MTK_PIN_IES_SMT_SPEC(105, 105, 0xc90, 14),
+       MTK_PIN_IES_SMT_SPEC(106, 107, 0x910, 4),
+       MTK_PIN_IES_SMT_SPEC(108, 112, 0x910, 1),
+       MTK_PIN_IES_SMT_SPEC(113, 116, 0x910, 2),
+       MTK_PIN_IES_SMT_SPEC(117, 118, 0x910, 5),
+       MTK_PIN_IES_SMT_SPEC(119, 124, 0x910, 6),
+       MTK_PIN_IES_SMT_SPEC(125, 126, 0x910, 7),
+       MTK_PIN_IES_SMT_SPEC(127, 127, 0x910, 0),
+       MTK_PIN_IES_SMT_SPEC(128, 128, 0x920, 8),
+       MTK_PIN_IES_SMT_SPEC(129, 130, 0x920, 9),
+       MTK_PIN_IES_SMT_SPEC(131, 132, 0x920, 8),
+       MTK_PIN_IES_SMT_SPEC(133, 134, 0x910, 8)
+};
 
-       bit = BIT(mt8173_ies_smt_set[i].bit);
-       regmap_write(regmap, reg_addr, bit);
-       return 0;
+static int mt8173_ies_smt_set(struct regmap *regmap, unsigned int pin,
+               unsigned char align, int value, enum pin_config_param arg)
+{
+       if (arg == PIN_CONFIG_INPUT_ENABLE)
+               return mtk_pconf_spec_set_ies_smt_range(regmap, mt8173_ies_set,
+                       ARRAY_SIZE(mt8173_ies_set), pin, align, value);
+       else if (arg == PIN_CONFIG_INPUT_SCHMITT_ENABLE)
+               return mtk_pconf_spec_set_ies_smt_range(regmap, mt8173_smt_set,
+                       ARRAY_SIZE(mt8173_smt_set), pin, align, value);
+       return -EINVAL;
 }
 
 static const struct mtk_drv_group_desc mt8173_drv_grp[] =  {
@@ -382,8 +327,8 @@ static const struct mtk_pinctrl_devdata mt8173_pinctrl_data = {
        .n_grp_cls = ARRAY_SIZE(mt8173_drv_grp),
        .pin_drv_grp = mt8173_pin_drv,
        .n_pin_drv_grps = ARRAY_SIZE(mt8173_pin_drv),
-       .spec_pull_set = spec_pull_set,
-       .spec_ies_smt_set = spec_ies_smt_set,
+       .spec_pull_set = mt8173_spec_pull_set,
+       .spec_ies_smt_set = mt8173_ies_smt_set,
        .dir_offset = 0x0000,
        .pullen_offset = 0x0100,
        .pullsel_offset = 0x0200,
@@ -424,7 +369,7 @@ static const struct mtk_pinctrl_devdata mt8173_pinctrl_data = {
 
 static int mt8173_pinctrl_probe(struct platform_device *pdev)
 {
-       return mtk_pctrl_init(pdev, &mt8173_pinctrl_data);
+       return mtk_pctrl_init(pdev, &mt8173_pinctrl_data, NULL);
 }
 
 static const struct of_device_id mt8173_pctrl_match[] = {
@@ -440,6 +385,7 @@ static struct platform_driver mtk_pinctrl_driver = {
        .driver = {
                .name = "mediatek-mt8173-pinctrl",
                .of_match_table = mt8173_pctrl_match,
+               .pm = &mtk_eint_pm_ops,
        },
 };